计算机组成原理CH2FYZ.pptVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理CH2FYZ

;★ 主要内容: CPU的总体结构,CPU与主存储器间的信息交换,主机与 I/O间的数据通路与信息交换方式,时序系统 ★ 重点: CPU的总体结构,主机与 I/O间的信息交换方式,时序系统 ★ 难点: 时序系统; 2.1 中央处理器的总体结构 CPU通常由以下几部分构成: (1)控制部件 (2)算术逻辑运算部件ALU(Arithmetic Logic Unit) (3)各种寄存器 (4) CPU内部数据通道; 2.1 中央处理器的总体结构 一. ALU部件与寄存器 1. ALU部件 实现算术逻辑运算的部件 2. 寄存器 (1) 通用寄存器 功能,通用,位数,数目,构成,可编程, (2) 暂存器 (3) 指令寄存器IR(Instruction Register)或指令队列 (4) 程序计数器PC(Program Counter) (5) 状态寄存器 PSW(Program State Word) ; 2.1 中央处理器的总体结构 二、 总线(Bus) 1.地址总线AB:传送地址信息(如主存地址、外设地址) 2.数据总线DB:传送数据信息(如数、命令字、或状态字) 3.控制总线CB:传送、状态信息 4.单向总线和双向总线; CPU; 2.1 中央处理器的总体结构 三、 CPU内部数据通路 1. 单总线数据通路结构 ; 2.1 中央处理器的总体结构 三、 CPU内部数据通路 2.多组内总线结构 ; 2.2 CPU与主存储器间的信息交换 ? 一、 CPU与主存间的信息交换 存储器地址寄存器MAR 存储器数据寄存器MDR? 二、 主存储器的基本特性; 2.2 CPU与主存储器间的信息交换 三、 堆栈 1. 存储器堆线 2. 寄存器组成的堆栈 ;2.3 主机与 I/O间的数据通路与信息交换方式 一、 数据通路 1. 辐射型(星型) ;2.3 主机与 I/O间的数据通路与信息交换方式 一、 数据通路 1. 总线型 ;2.3 主机与 I/O间的数据通路与信息交换方式 一、 数据通路 3. 通道型 ;2.3 主机与 I/O间的数据通路与信息交换方式 二、 信息交换的控制方式 ?1. 程序直接控制方式 (1) 立即传送方式 (2) 程序查询方式 2. 程序中断传送方式 3. 直接访存DMA (Direct Memory Access)方式 4. 通道控制方式; 2.4 时序控制方式与时序系统 一、同步控制方式 同步控制方式指各项操作由统一的时序信号进行同步控制 二、同步控制方式的多级时序系统 1. 多级时序的概念 (1) 指令周期: (2) 机器周期: (3) 时钟周期(节拍): (4) 时钟脉冲信号: 2. 多级时序信号之间的关系 ;M1 M2 M3 T1 T2 T3 T4 CLK; 2.4 时序控制方式与时序系统 二、同步控制方式的多级时序系统 3. 时序系统的组成 ; 三、指令的执行过程 1. 取指令 2. 分析指令 3. 取操作数 4. 执行操作 5. 形成下条指令地址 ; 2.5 典型 CPU举例 一、 8086/8088结构 (1)? 执行部件EU: (2)? 总线接口部件BIU: 二、 8086/8088寄存器 1. 段寄存器(CS,DS,ES,SS) 2. 通用寄存器 (1) 地址指针寄存器(SI,DI,SP,BP) (2) 数据寄存器(AX,BX,CX,DX) ; 2.5 典型 CPU举例 二、 8086/8088寄存器 3. 用于控制的寄存器 (1) 指令指针IP: 指令物理地址=(CS)*16D+(IP) (2) 指令队列: 8086有6个字节,8088有4个字节 (3) 标志(状态)寄存器FR(Flags Register) 状态标志位 :CF,AF,OF,PF,SF,ZF 控制标志位 :IF,TF,DF ; 2.5 典型 CPU举例 三、 8086/8088的主存储器 1. 8086/8088主存储器的特点 地址总线:20位地址 寻址能力:1MB 地址范围:00000H-FFFFFH

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档