基于网络处理器的rpr综合业务接入平台的设计 implementation of integrated service access in rpr based on network processor.pdfVIP

基于网络处理器的rpr综合业务接入平台的设计 implementation of integrated service access in rpr based on network processor.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于网络处理器的rpr综合业务接入平台的设计 implementation of integrated service access in rpr based on network processor

目翘韶岛 中文核心期刊 基于网络处理器的 RPR综合业务接入平台的设计(本期优秀论文) 潘卫平,方红波,曾烈光 (清华大学电子工程系。北京100084) 摘要:弹性分组环(RPR)是一种新的城域网技术,文章 提出了用网络处理器IxPl200构建RPR综合业务接 可用于处理复杂的任务.如地址学习、转发表的建立 入平台的设计方案,并重点讲述了其中微引擎部分的 与维护、网络管理等。其运行协议的可编程性及高性 软件设计。 能使得它可用来代替ASIC器件构成各种可编程的网 关键词:网络处理器;IxPl200;弹性分组环;微引擎 中图分类号:TN929.11文献标志码:A 要负责对数据进行复杂处理的控制平面工作.同时完 成整个系统的初始化任务。 1引言 作为一种新的城域网技术.弹性分组环一方面吸 4个并行硬件线程共享.在运行速度上达到了每秒1G 收了千兆以太网的经济性、灵活性和可扩展性等特 次操作的总体性能。微引擎的高速数据处理能力使得 点,另一方面吸收了SDH严格的延时和抖动保障、可 其在网络处理功能上.主要负责数据快速通过的数据 靠的时钟、50ms环网保护和恢复等特性.同时具有空 平面工作,即数据分组的接收、分类、排队处理、发送 间复用、带宽动态分配、支持不同业务级别等特点。这 等任务均由微引擎指令存储区中的微代码程序完成。 些都使得RPR成为当前光传输网络上数据包传输的 一种优化技术.如何实现RPR的综合业务接人.正得 到业界的广泛关注和重视。 设计中采用了四个节点的实验网络来模拟实际 网络处理器作为一种专门为网络应用领域设计 RPR网络.每个节点的构成如图1所示.主要有以下 的网络处理设备.兼具了ASIC和通用CPU的优点.既 几个部分:RPRMAC层实体:RPRMAC客户层实体, 具有高速处理能力.还具有可编程性和可扩展性。选 即RPR综合业务接入平台:一些成帧器以及收发器。 择用网络处理器构建RPR综合业务接入平台.是因为 各种局域网或者通信终端可以通过综合业务接 网络处理器在实现综合业务基本接入要求的基础上. 入平台接入到实验网络。在本实验网络中.采用了透 还可以通过编程对接入的业务进行深层次处理.从而 明网桥传输方式将以太网帧接入到实验网络.即将以 实现弹性分组环的相关技术及功能。 这种模式下.RPRMAC客户层实体.即综合业务接人 2 InteI网络处理器简介 平台中有一个表格把目的以太网MAC地址映射成目 IXPl200是Intel公司推出的第一代成熟的商用 网络处理器.它采用了松散耦合的混合并行处理器结 帧需要发送到另一站点连接的以太网时.综合接人平 构,主要包括一个StrongARM微处理器内核和六个微 环路进行传送。各个节 引擎协处理器;此外,还有PCI总线接口单元、FBI单 点的MAC层实体在接 元、SRAM和SDRAM存储器接口单元以及用于连接 外部MAC设备的IXBus总线单元等。 收到环路来的RPR帧 时.检测其目的RPR 综合业务接八卓台 收稿日期:2005—12—23。 MAC地址.如果与本站 ~+ +. 基金项目:国家8

您可能关注的文档

文档评论(0)

118zhuanqian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档