Adxtnm74HC138中文资料.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Adxtnm74HC138中文资料

生活需要游戏,但不能游戏人生;生活需要歌舞,但不需醉生梦死;生活需要艺术,但不能投机取巧;生活需要勇气,但不能鲁莽蛮干;生活需要重复,但不能重蹈覆辙。 74HC138中文资料 默认分类 2009-11-10 12:38:48 阅读1084 评论0 字号:大中小 ? 引脚布局 ????????????????????????????????????????????????????????????? ? ? ? 74HC138 概述   74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。   74HC138译码器可接受3位二进制加权地址输入(A0, A1和A3),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。利用这种复合使能特性,仅需4片74HC138芯片和1个反相器,即可轻松实现并行扩展,组合成为一个1-32(5线到32线)译码器。任选一个低有效使能输入端作为数据输入,而把其余的使能输入端作为选通端,则74HC138亦可充当一个8输出多路分配器,未使用的使能输入端必须保持绑定在各自合适的高有效或低有效状态。   74HC138与74HC238逻辑功能一致,只不过74HC138为反相输出。 74HC138 参数 74HC138 基本参数 电压 ? 2.0~6.0V 驱动电流 ? +/-5.2 mA 传输延迟 ? 12 ns@5V 74HC138 其他特性 逻辑电平 ? CMOS 功耗考量 ? 低功耗或电池供电应用 74HC138 封装与引脚 SO16, SSOP16, DIP16, TSSOP16 74HC138 特性 多路分配功能 复合使能输入,轻松实现扩展 兼容JEDEC标准no.7A 存储器芯片译码选择的理想选择 低有效互斥输出 ESD保护 HBM EIA/JESD22-A114-C超过2000 V MM EIA/JESD22-A115-A超过200 V 温度范围 -40~+85 -40~+125 ? ? ? ????????? 引脚布局 ????????????????????????????????????????????????????????????? ?? ? ? 74HC165 概述   74HC165是一款高速CMOS器件,74HC165遵循JEDEC标准no.7A。74HC165引脚兼容低功耗肖特基TTL(LSTTL)系列。   74HC165是8位并行读取或串行输入移位寄存器,可在末级得到互斥的串行输出(Q7和Q7),当并行读取(PL)输入为低时,从D0到D7口输入的并行数据将被异步地读取进寄存器内。   而当PL为高时,数据将从DS输入端串行进入寄存器,在每个时钟脉冲的上升沿向右移动一位(Q0 → Q1 → Q2,等等)。利用这种特性,只要把Q7输出绑定到下一级的DS输入,即可实现并转串扩展。   74HC165的时钟输入是一个“门控或”结构,允许其中一个输入端作为低有效时钟使能(CE)输入。CP和CE的引脚分配是独立的并且在必要时,为了布线的方便可以互换。只有在CP为高时,才允许CE由低转高。在PL上升沿来临之前,不论是CP还是CE,都应当置高,以防止数据在PL的活动状态发生位移。 74HC165 参数 74HC165 基本参数 电压 ? 2.0~6.0V 驱动电流 ? +/-5.2 mA 传输延迟 ? 16 ns@5V 74HC165 其他特性 最高频率 ? 56 MHz 逻辑电平 ? CMOS 功耗考量 ? 低功耗或电池供电应用 74HC165 封装与引脚 SO16, SSOP16, DIP16, TSSOP16 74HC165 特性 异步8位并行读取 同步串行输入 兼容JEDEC标准no.7A ESD保护 HBM EIA/JESD22-A114E超过2000 V MM EIA/JESD22-A115-A超过200 V 温度范围 -40~+85 -40~+125 ? ? ? 引脚布局 ?????????????????? ???????????????? ?? ??? ? ? ? 74HC164 概述   74HC164是一款高速CMOS器件,74HC164引脚兼容低功耗肖特基TTL(LSTTL)系列。74HC164遵循JEDEC标准no.7A。   74HC164是带有串行数据输入和并行输出的8位边沿触发移位寄存器。数据通过两个输入端(DSA和DSB)中的任一个串行输入。当其中一端作为数据输入时,另一端可作为高有效使能端。

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档