- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PWM信号发生器的设计分析
E
D
A
技
术
及
应
用
实
验
报
告
湖南工业大学科技学院
实验/上机报告
课程名称:EDA技术及应用 专业:电气工程及其自动化 成绩: 指导教师:XXXX 姓名:XXX 日期:2013/10/16 项目序号:实验二 学号:XXXX 时间:星期三 项目名称:PWM信号发生器的设计 组号: 地点:XXXXX
一、实验目的
1、掌握序列发生器和检测器的工作原理;
2、初步学会用状态机进行数字系统设计。
二、实验环境
Quartus II 7.0 开发系统
三、实验内容
用状态机设计实现串序列检测器设计,可以用原理图输入法设计序列信号发生器,要求产生序列:0111010011011010;再进行检测设计,若检测到序列:11010则输出为“1”,否则输出为“0”。并对其进行仿真和硬件测试。
四、实验过程
本实验可以分为两部分来设计。
第一步设计序列信号发生器,在这里可以采用模16的计数器74LS161来产生模16的计数,并由它的4位输出可以产生16种状态,由此可以用来设计序列产生器,也可以采用状态机产生序列,本实验用状态机产生序列。
第二步设计序列检测器,这里用状态机设计,如果为真输出1,为假输出为0;
第三步设计串行转并行输出,将序列并行输出在LED管上显示。
第四步是设计一个计数脉冲,记录出现所需要的序列的次数。
第五步是将所有模块连接起来,构成一个完整的序列发生和检测设计器。
实验代码:
1、序列发生器
library ieee;
use ieee.std_logic_1164.all;
entity xulie_produce is—序列产生电路
port(clk,reset:in std_logic;
comb_outputs:out std_logic);--序列输出
end xulie_produce;
architecture behav of xulie_produce is
type fsm_st is (s0,s1,s2,s3,s4,s5,s6,s7,s8,s9,s10,s11,s12,s13,s14,s15);--状态设计
signal current_state,next_state:fsm_st;
begin
reg:process(reset,clk)—主控时序进程
begin
if reset =1then current_state=s0;
elsif clk=1and clkevent then
current_state=next_state;
end if;
end process;
com:process(current_state)—主控组合进程
begin
case current_state is
when s0 = comb_outputs=0;next_state=s1;
when s1 = comb_outputs=1;next_state=s2;
when s2 = comb_outputs=1;next_state=s3;
when s3 = comb_outputs=1;next_state=s4;
when s4 = comb_outputs=0;next_state=s5;
when s5 = comb_outputs=1;next_state=s6;
when s6 = comb_outputs=0;next_state=s7;
when s7 = comb_outputs=0;next_state=s8;
when s8 = comb_outputs=1;next_state=s9;
when s9 = comb_outputs=1;next_state=s10;
when s10 = comb_outputs=0;next_state=s11;
when s11 = comb_outputs=1;next_state=s12;
when s12 = comb_outputs=1;next_state=s13;
when s13 = comb_outputs=0;next_state=s14;
when s14 = comb_outputs=1;next_state=s15;
when s15 = comb_outputs=0;next_state=s0;
end case;
end process;
end behav;
2、序列检测器
library ieee;
use ieee.std_logic_1164.all;
entity s_machine is—序列检测电路
port(clk,reset:in std_logic;
state_inputs:in std_logic;--状态转移控制
comb
您可能关注的文档
最近下载
- 柑橘基地质量管理体系.pdf
- CAD2007入门教程_图文版.ppt VIP
- TSG Z7005—2015 特种设备无损检测机构 核准规则_可搜索.pdf VIP
- DB4419_T 24-2024 社区社会组织孵化服务指南.docx VIP
- 安全可靠分布式事务型数据库技术要求.pdf VIP
- SH3124-2001T 石油化工给水排水工艺流程设计图例.pdf VIP
- 电缆敷设图集 12D101-5.pdf VIP
- 《银行业法律法规与综合能力》课件.pptx VIP
- 2024新信息科技四年级《第二单元 用编码描绘世界》大单元整体教学设计.docx
- 淮北矿业2015年矿瓦斯综合治理“六项指标”考核办法淮北矿业2015年矿井瓦斯综合治理“六项指标”考核办法.doc VIP
文档评论(0)