EDA课设 动态输出4位十进制频率计的设计.docVIP

  • 55
  • 0
  • 约7.38千字
  • 约 11页
  • 2017-08-26 发布于湖北
  • 举报

EDA课设 动态输出4位十进制频率计的设计.doc

课 程 设 计 任 务 书 专 业 电子信息工程 班 级 姓 名 设 计 起 止 日 期 2012-12-31~2013-1-6 设计题目: 动态输出4位十进制频率计的设计 设计任务: 1. 学习掌握频率计的设计方法。 2. 掌握动态扫描输出电路的实现方法。 3. 学习较复杂的数字系统设计方法 指导教师评语: 成绩: 签字: 年 月 日 动态输出4位十进制频率计的设计 一、课程设计的目的与要求 课程设计的目的: 《EDA技术及应用》是电子信息科学与技术专业学生在电子技术实验技能方面综合性质的实验训练课程,其目的和任务是通过一周的时间,让学生掌握EDA的基本方法,熟悉一种EDA软件(VHDL),并能利用EDA软件设计一个电子技术综合问题,为以后进行工程实际问题的研究打下设计基础。 课程设计的要求: 通过课程设计,能熟练掌握一种EDA软件(VHDL)的使用方法,能利用EDA软件(VHDL)进行至少一个电子技术综合问题的设计。初步具有分析、寻找和排除电子电路中常见故障的能力。 二、设计步骤 1.设计所需模块 4位十进制频率计外部接口如图1所示,顶层文件如图2所示,包含4中模块;Tctl、reg16、scan_led和4个cnt10。 图1 四位十进制频率计的外部接口 其中各个端口说明如下: F1Hz:给Tctl模块提供1Hz的频率输入。 Fin:被测频

文档评论(0)

1亿VIP精品文档

相关文档