- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子电路与逻辑 刘可文主编 第七章 时序逻辑电路 答案
习题七
7-1 分析题p7-1图中时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。
题p7-1图
解:
驱动方程:, 状态方程:;
, ;
, ;
输出方程:
由状态方程可得状态转换表,如表7-1所示;由状态转换表可得状态转换图,如图7-1所示。电路可以自启动。
表7-1
000
001
010
011 0010
0100
0110
1000 100
101
110
111 0001
0111
0101
0011
图7-1
电路的逻辑功能:是一个五进制计数器,计数顺序是从0到4循环。
7-2 试分析p题7-2图中时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程。画出电路的状态转换图,说明电路能否自启动。
题p7-2图
解:
,; ,;
·; +;
Y =
电路的状态转换图如图A6-3所示,电路能够自启动。
图7-2
7-3 电路如题p7-3图所示同步时序电路。
写出电路的状态转移方程及输出函数表达式;
画出电路的状态转移图;
说明电路的逻辑功能。
题p7-3图
解:
7-4 电路如题p7-4图所示逻辑电路,分析逻辑功能和自启动过程。
题p7-4图
解:这是一级异步自启动模6加法计数器。
7-5 计数器电路如题p7-5图所示。
画出计数器的状态转移图(或状态表),说明是否自启动。
将该计数电路装接在印制电路板上,实验时测得状态转移为000→100→001,经检查触发器功能正常,试分析故障原因。
题p7-5图
解:
7-6 异步时序电路如题p7-6图所示。试分析此电路,写出时钟方程、驱动方程和状态方程,并画出状态转换表和状态转换图。
解:
电路没有输入控制信号,所以输出只与电路的原来状态相关。输出Q1、Q3为同步工作状态,时钟方程为CP1=CP=CP,Q2为异步工作状态,时钟方程为CP2=Q1。各个触发器的驱动方程为:,,。状态方程为,,。电路的状态转换表如表所示。状态转换图如图7所示。
7-7 分析所示电路,写出驱动方程、状态方程和输出方程,并画出输出Y和Z在一系列时钟作用下的时序图。解:
电路没有输入控制信号,所以输出只与电路的原来状态相关。触发器为同步工作状态,各个触发器的驱动方程为:,。状态方程为,, ,电路的状态转换表如表7所示。根据表7所示的电路状态转换表。可以作出图7所示电路在一系列时钟作用下,输出Y和Z时序图如图7所示。
试用JK触发器设计一个自然序列的同步十一进制计数器。
解:
十一进制计数,必须用四位二进制数表示计数过程,假定计数过程为加法计数过程,按规定选用的触发器采用JK触发器。根据图7.9(1)所示的JK触发器状态转换图,可以作出十一进制计数器的状态转换表如表7.9所示。
根据表7所示的状态转换关系,作出构成计数器的JK触发器激励信号的函数“卡诺图”如图7(a、b)、c)、d)、e)、f)、g)、h)所示。
根据图7所示的函数“卡诺图”,化简逻辑函数,得到构成十一进制计数器各个JK触发器的激励方程为:,,,,,,,。根据JK触发器的激励方程,可以作出十一进制加法计数器的逻辑电路如图73)所示。电路的进位信号
检验电路是否能够自行启动,根据电路的激励方程以及JK触发器的特性方程,逻辑电路的状态方程为,,,,则电路的状态转换图如图7(4)所示。从图7(4)所示的状态转换过程,可以看出,电路能够自行启动。
7-9试用D触发器设计一个同步的五进制计数器。
解:
选用D触发器的同步五进制加法计数器状态转换表如表7所示。则触发器的激励方程为,,。根据触发器的激励方程,可以作出五进制加法计数器的逻辑电路如图7所示。电路的进位信号等于Q2。
7-10 试用JK触发器设计一个自然序列的异步七进制计数器。
解:
按自然序列七进制加法的计数过程为000→001→010→011→100→101→110→000。第七个CP脉冲信号时,次低位与最高位同时产生翻转,所以,次低位的输出可以作为最高位的CP信号,JK触发器采用后边沿触发器,则可以设计CP2=Q1。低两位计数触发器采用同步设计CP0=CP1=CP。电路的状态转换表如表7所示。根据表7所示的状态关系,可以得到表示激励方程函数卡诺图如图7(a、b)、c)、d)所示。
化简触发器激励方程得到:,,,,,,进位信号为Z=Q2Q1。根据触发器的激励方程和电路的输出方程,异步七进制加法计数器的逻辑电路如图7所示。
试用D触发器设计一个自然序列的异步6进制计数器。
解:
按自然序列6进制加法的计数过程为000→001→01
原创力文档


文档评论(0)