第三章 逻辑门1.ppt

  1. 1、本文档共64页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三章 逻辑门1

《数字电子技术基础》 第三章 门电路 高低电平的实现 3.1 MOS管的开关特性 3. 1 MOS管的开关特性 一、NMOS管的结构 NMOS管的基本开关电路 NMOS管的基本开关电路 三、NMOS管的等效电路 NMOS与PMOS 3.2 CMOS门电路 互补开关电路的原理 3.2 CMOS门电路 3.2.1 CMOS反相器的电路结构和工作原理 3.2.1 CMOS反相器的电路结构和工作原理 3.2.1 CMOS反相器的电路结构和工作原理 CMOS反相器的电压传输特性 CMOS反相器的电压传输特性 CMOS反相器的电压传输特性 3.2.1 CMOS反相器的电路结构和工作原理 3.2.2 CMOS与非门 如图所示,T1、 T3为两个并联的PMOS管, T2、 T4为两个串联的NMOS管。 3.2.2 CMOS或非门 如图所示,T1、 T3为两个串联的PMOS管, T2、 T4为两个并联的NMOS管。 3.2.3 三态输出的CMOS门电路 如图所示,这是三态反相器,也称为输出缓冲器,输出的状态不仅有高电平、低电平,还有第三态-高阻态。 这是CMOS三态门的电路及符号。 三态门的用途 3.2.3 漏极开路输出的门电路(OD门) 为了满足输出电平的变换,输出大负载电流,以及实现“线与”功能,将CMOS门电路的输出级做成漏极开路的形式,称为漏极开路输出的门电路,简称OD(Open-Drain Output)门 3.“线与”的实现 “线与”的实现 3.2.4 CMOS电路的电压、电流传输特性 3.2.4 CMOS电路的电压、电流传输特性 CMOS门电路的电气特性和参数(74HC) 2、开关电气特性和参数(动态特性):电路在状态转换工程中的电压、电流特性。 开关延迟时间 tpd:CL越小越有利于减小 tpd和改善输出电压波形。 动态功耗: CL充放电和导通瞬间产生的瞬变功耗。 TTL电路系列和CMOS电路系列的参数 3.3 TTL门电路 双极型三极管的开关特性 三极管开关状态下的等效电路 双极型三极管的基本开关电路 双极型三极管的基本开关电路 三极管反相器 三极管的基本开关电路就是非门 实际应用中,为保证 VI=VIL时T可靠截止,常在 输入接入负电压。 TTL的电路结构和工作原理 3.3.1 TTL的电路结构和工作原理 3.3.1 TTL的电路结构和工作原理 3.3.2 TTL反相器的电压传输特性 3.3.2 TTL反相器的电压传输特性 3.3.2 TTL反相器的电压传输特性 3.3.2 TTL反相器的静态输入特性和输出特性 3.3.2 TTL反相器的静态输入特性和输出特性 3.3.2 TTL反相器的静态输入特性和输出特性 3.3.3 其他类型的TTL门电路 3.3.3 其他类型的TTL门电路 3.3.3 其他类型的TTL门电路 3.3.3 其他类型的TTL门电路 3.3.4三态输出和集电极开路输出的门电路 三态门的用途 3.3.4三态输出和集电极开路输出的门电路 3.3.4三态输出和集电极开路输出的门电路 3.3.4三态输出和集电极开路输出的门电路 TTL电路的改进系列 低功耗肖特基系列74LS (Low-Power Schottky TTL): 74LS系列的优点传输延迟时间短,功耗降低 74AS系列(Advanced Schottky TTL):和74LS系列相似,但采用低阻值电阻,故传输延迟时间较短,工作速度提高。但功耗要74LS系列的大些。 74ALS系列(Advanced Low-Power Schottky TTL):降低延迟-功率积(dp 积),采用较高阻值电阻,缩小器件的尺寸,在电路也做了局部的改进。其 dp积是74系列门电路中最小的一种。 注:在不同系列的TTL器件中,只要器件型号的后几位数码相同,则其逻辑功能、外形尺寸、引脚排列就完全相同。 TTL电路系列和CMOS电路系列的参数 END 普通的CMOS逻辑门输出端不能并联使用,但OD门可以将输出端直接相接,即实现线与逻辑,其电路如图所示 “线与”逻辑电路的接法 工作原理:当Y1、 Y2有一个为低电平时,则为低电平;只有Y1、 Y2同时为高电平,两个输出管同时截止,输出为高电平,Y和Y1、 Y2为与的关系 输出端逻辑式:Y=Y1Y2=(AB)(CD)=(AB+CD);OD门的线与实现了与或非的逻辑功能。 在使用OD门做线与时,一定外接上拉电阻RL。但RL的大小会影响驱动门输出电平的大小。 RL上的压降不能太大,否则高电平会低于标准值; RL上的压降不能太小,否则低电平会高于标准

您可能关注的文档

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档