- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
门电路-数字部分
第二章 门电路 概述 2.1半导体二极管 、三极管和 MOS 管的开关特性 2.2分立元器件门电路 2.3 CMOS 集成门电路 2.4 TTL 集成门电路 小结 二、TTL 或非门 +VCC +5V R1 A D1 T1 T2 T3 T4 D R2 R3 R4 Y R?1 B D1? T1? T2? 输入级 中间级 输出级 1. A、B只要有一个为 1 T2 、 T4 饱和 T2? 、T3 、 D 截止 uO = 0.3V 2.1V 1V 0.3V 3.6V 0.3V RL +VCC 2. A、B 均为 0 iB1、i ?B1分别流入T1、T?1 的发射极 T2 、 T?2均截止 则 T4 截止 T3 、 D 导通 +VCC +5V R1 A D1 T1 T2 T3 T4 D R2 R3 R4 Y R?1 B D1? T1? T2? 0.3 V 0.3 V iB1 i ?B1 RL 输入级 中间级 输出级 TTL 或非门 5V 1V 1V 3.6V 整理结果: 1 0 0 0 A B Y 0 0 0 1 1 0 1 1 A B ≥1 +VCC +5V R1 A D1 T1 T2 T3 T4 D R2 R3 R4 Y R?1 B D1? T1? T2? 输入级 中间级 输出级 TTL 或非门 2. 4. 3 TTL 集电极开路门和三态门 一、集电极开路门—OC 门(Open Collector Gate) +VCC +5V R1 A D2 T1 T2 T4 R2 R3 Y D1 B 1. 电路组成及符号 +V ?CC RC 外 接 Y A B +V ?CC RC OC 门必须外接负载电阻 和电源才能正常工作。 可以线与连接 V ?CC 根据电路 需要进行选择 2. OC 门的主要特点 线与连接举例: +VCC A T1 T2 T4 Y1 B +VCC C T?1 T?2 T?4 Y2 D +V ?CC RC +V ?CC RC Y1 A B G1 Y2 C D G2 线与 Y Y 外接电阻 RC 的估算: n — OC 与非门的个数 m — 负载与非门的个数 k — 每个与非门输入端的个数 IIH +V ?CC RC 1 2 Y 1 2 n … m … 1 k … IOH IOH :OC门截止时的反向漏电流。 IIH :与非门高电平输入电流(流入 接在线上的每个门的输入端) 1 1. RC 最大值的估算 iO iI ≥ UOH min RC ≤ 2. 电流传输特性: iD +VDD B1 G1 D1 S1 + uI - uO TN TP B2 D2 S2 G2 VSS A B C D E F UTN VDD UTH UTP UNL UNH 0 uO / V uI / V A B C D E F 0 iD / mA uI / V UTH 电压传输特性 电流传输特性 AB、EF 段: TN、TP总有一个为 截止状态,故 iD ? 0 。 CD 段: TN、Tp 均导通,流过两管的漏极电流达到最大值 iD = iD(max) 。 阈值电压: UTH = 0.5 VDD (VDD = 3 ~ 18 V) 2. 3. 2 CMOS 与非门、或非门、与门和或门 A B TN1 TP1 TN2 TP2 Y 0 0 0 1 1 0 1 1 截 通 截 通 通 通 通 截 截 通 截 截 截 截 通 通 1 1 1 0 与非门 一、CMOS 与非门 uA +VDD +10V V SS T P1 T N1 T P2 T N2 A B Y uB uY A B 0 0 1 0 0 1 1 1 Y = 或非门 二、CMOS 或非门 uA +VDD +10V V SS T P1 T N1 T N2 T P2 A B Y uB uY A B TN1 TP1 TN2 TP2 Y 0 0 0 1 1 0 1 1 截 通 截 通 通 通 通 截 截 通 截 截 截 截 通 通 1 0 0 0 A B ≥1 0 0 1 0 0 1 1 1 三、CMOS 与门和或门 1. CMOS 与门 A B Y 1 +VDD V SS T P1 T N1 T P2 T N2 A B Y A B Y +VDD B1 G1 D1 S1 A TN TP B2 D2 S2 G2 VSS 2. CMOS 或门 Y 1 +VDD B1 G1 D1 S1 A TN TP B2 D2 S2 G2 VSS A B ≥1 A B Y ≥1 +VDD V SS T P1 T N1 T N2 T P2 A B Y 四、带缓冲的
文档评论(0)