基于数字电路设计中VHDL技术应用研究.docVIP

基于数字电路设计中VHDL技术应用研究.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于数字电路设计中VHDL技术应用研究

基于数字电路设计中VHDL技术应用研究随着计算机技术和半导体技术的快速发展,人们对日常电子用品的功能的要求也越来越高,传统的硬件电路设计方法已经不能充分满足当今社会发展的需要。因此,一种崭新的、采用硬件描述语言的硬件电路设计方法已经兴起,硬件描述语言是电子设计自动化(EDA)领域的一次重大变革。目前,广泛使用的硬件描述语言有VHDL(Very High Speed Integrated Circuit Hardware Description Language)和Ve rilog HDL,它们先后被批准为国际标准语言。 利用硬件描述语言VHDL,数字电路系统可从系统行为级、寄存器传输级和门级三个不同层次进行设计,即上层到下层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示极其复杂的数字系统。然后,利用EDA工具,逐层进行仿真验证,再把其中需要变为实际电路的模块组合,经过自动综合工具转换到门级电路网表。接着,再用专用集成电路(ASIC)或现场可编程门阵列(FPGA)自动布局布线工具,把网表转换为要实现的具体电路布线结构。目前,这种高层次设计的方法已被广泛采用。据统计,目前在美国硅谷约有90%以上的ASIC和FPGA采用硬件描述语言进行设计。VHDL的应用已成为当今以及未来EDA解决方案的核心,而且是复杂数字系统设计的核心。 一、VHDL的特点 VHDL是一种全方位的硬件描述语言,具有极强的描述能力,能支持系统行为级、寄存器传输级和逻辑门级三个不同层次的设计,支持结构、数据流、行为三种描述形式的混合描述,覆盖面广,抽象能力强,因此在实际应用中越来越广泛。VHDL的主要特点有: 1.功能强大。与其他的硬件描述语言相比,VHDL具有更强的描述能力和语言结构,可以用简洁的源代码描述复杂的逻辑控制。它具有多层次的设计描述功能,层层细化,最后直接生成电路级描述。 2.系统硬件描述能力强。VHDL具有丰富的数据类型,丰富的仿真语句和库函数,在任何大系统的设计早期就能查验设计系统功能的可行性,随时可对设计进行仿真模拟。 3.设计与工艺无关。用VHDL进行硬件电路设计时,并不需要首先考虑选择完成设计的器件。VHDL的硬件描述与具体的工艺和硬件结构无关,因此VHDL设计程序的硬件实现目标器件有广阔的选择范围。 4.设计方法灵活,易于修改。VHDL语言标准、规范,大多数EDA工具都支持VHDL。在硬件设计过程中,用VHDL语言编写的源程序便于管理,VHDL易读、结构模块化,方便修改、交流和保存。 5.支持广泛,移植能力强。VHDL是一个标准语言,在电子设计领域,为众多的EDA工具支持,因此移植能力好。 二、VHDL的结构和设计方法 1.VHDL的基本结构 VHDL的结构模型包括五个部分:实体、结构体、配置、程序包、库。前四种可分别编译,编译后放入库中,以备上层模块调用。 (1)实体定义了器件的输入输出端口,设计实体是VHDL的基本单元,可以表示整个系统、一块电路板、一个芯片或一个门电路。 (2)结构体定义实体的实现,即描述系统内部的结构和行为。 (3)配置用于从库中选取所需单元来组成系统设计的不同版本,为实体选定某个特定的结构体。 (4)程序包存放各设计模块都能共享的数据类型、常数和子程序等。 (5)库用来存放编译结果,包括实体、结构体、配置、程序包。 2.VHDL的设计方法 VHDL将层次化的设计方法引入到硬件描述中,自上向下的设计是从系统级开始,将整个系统划分为子模块,然后对这些子模块再进行进一步的划分,直到可以直接用库中的元件来实现为止。在设计方法上,将传统的“电路设计→硬件搭试→调试焊接”模式转变为“功能设计→软件模拟→仿真下载”方式。数字系统的设计采用自顶向下的方法,最顶层电路设计是指系统的整体要求,最下层是指具体逻辑电路的实现。一般的电子系统设计可分为两个阶段,第一阶段是系统的逻辑设计和仿真,得出的是门级电路的原理图或网表;第二阶段设计如印刷电路板的布局布线,集成电路的版图设计等,得出的是最终的物理设计。 三、VHDL的应用实例 笔者以Max+plusⅡ软件作为平台的一个空调机控制器的设计为例,谈谈VHDL在数字电路设计中的具体应用。 实现一个控制器,常用有限状态机方法实现。传统的设计方法主要包括5个过程:确定原始状态图,状态简化,状态编码,触发器类型的选择及控制逻辑方程和输出方程的确定,画出电路原理图。采用这种方法设计复杂状态机将会十分繁杂。 利用VHDL来设计有限状态机,可以充分发挥硬件描述语言的抽象能力,进行功能描述,而具体的逻辑化简和电路设计可由计算机自动完成,从而提高了设计的工作效

文档评论(0)

docman126 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7042123103000003

1亿VIP精品文档

相关文档