触发器及其应用讲稿.pptxVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
;一·实验目的 二·实验原理 三·实验设备与器件 四·实验内容 五·实验预习要求 六·实验报告 ; (1)掌握基本的RS、JK、D和T触发器的逻辑功能。 (2)掌握集成触发器的逻辑功能及使用方法。 (3)熟悉触发器之间相互转换的方法。 ; 触发器具有俩个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态反转到另一个稳定状态;它具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。 1.基本的RS触发器 图4-1为由两个与非门交叉耦合构成的基本RS触发器,是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和“保持”3种功能。通常称 ;基本RS触发器也可以用两个“与非门”组成,此时为高电平触发有效。 图6-1 基本RS触发器 表6-1 ;2.JK触发器 在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器,引脚功能及逻辑符号如图6-2所示。 图6-2 74LS112双JK触发器引脚排列及逻辑符号 ; JK触发器的状态方程为 J和K是数据输入端,是触发器状态更新的依据。若J、K有两个或两个以上输入端,组成“与”的关系,Q与 为两个互补输出端。通常把Q=1、 时的状态定为触发器0状态,而把Q=1、 定为1状态。 下降沿触发JK触发器的功能如表6-2所示。 ;注:×为任意态;↓为高到低电平跳变;↑为低到高电平跳变; 为现态, 为次态, 为不定态。JK触发器常被用做缓冲存储器,移位寄存器和计数器。 3.D触发器 在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为: 。其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器。触发器的状态只取决于时钟到来前D端的状态。D触发器的应用很广,可用作数字信号的寄存、移位的寄存、分频和波形发生等。有很多种型号可提供各种用途的需要而选用K。如双D74LS74,四D 74LS175和六D 74LS174等。 图6-3为双74LS74的引脚排列及逻辑符号。功能见表6-3。 ; 图6-3 74LS74引脚排列及逻辑符号 表6-3 表6-4;4.触发器之间的相互转换 在集成触发器的产品中,每一种触发器都有自己固定的逻辑功能。但可以利用转换的方法获得具有其他功能的触发器。例如将JK触发器的J、K两端连接在一起,并认为它为T端,就得到所需的T触发器。如图6-4(a)所示,T触发器的状态方程为: 。 T触发器的功能见:当T=0时,时钟脉冲脉冲作用后,其状态保持不变;当T=1时,时钟脉冲作用后,触发器状态翻转。所以,若将T触发器的T端置“1”,即将如图6-4(b)所示的T’触发器。在T’触发器的CP端,每来一个CP信号,触发器的状态就翻转一次,故称之为翻转触发器,广泛用于计数电路中。 同样,若将D触发器 与D端相连,便转换成 触发器,如图6-5所示。 ; 图6-4 JK触发器转换为T、T’触发器 JK触发器也可以转换为D触发器,如图6-6所示。 ;5.CMOS触发器 (1)CMOS边沿型D触发器:CC4013是由CMOS传输门构成的边沿型D触发器,是上沿触发的双D触发器。表6-5为其功能表,图6-7为其引脚排列图。 表6-5 图6-7 双上升沿D触发器 ;(2) CMOS边沿型JK触发器:CC4027是由CMOS传输门构成的边沿型JK触发器,是上升沿触发的双JK触发器。表6-6为其功能表,图46-8为其引脚排列图。 ; CMOS触发器的直接置位、复位输入端S和R是高电平有效,当S=1(或R=1)时,触发器将不受其他输入端所处状态的影响,使触发器直接置1(或置0)。但直接置位、复位输入端S和R必须遵守RS=0的约束条件。CMOS触发器在按逻辑功能工作时,S和R必须置0。;(1)+5V直流电源; (2)双踪示波器; (3)连续脉冲源; (4)单次脉冲源; (5)逻辑电平开关; (6)逻辑电平显示器; (7)集成芯片74LS112(或CC4027),74LS00(或CC4011)和74LS74(或CC4013); 1.测试基本RS触发器的逻辑功能 按照图6-1,用两个与非门组成基本RS触发器,

文档评论(0)

502992 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档