授课教师何旭.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
授课教师何旭

电子设计自动化 电子设计自动化 授课教师:何 旭 授课教师:何 旭 第八章 仿真与综合 第八章 仿真与综合 第一节 逻辑仿真 第二节电路综合 第一节 逻辑仿真 一、仿真级别 行为级:快速构建系统模型并仿真确认 RTL级:功能验证 结构级:多为对综合后的描述或反标注 后的描述进行验证 二、仿真激励的产生 VHDL测试台 文件产生法 命令输入法 第二节 逻辑综合 将HDL描述转换为功能符合要求的电路 一、HDL综合 将HDL输入转换为未经优化的布尔方程 二、逻辑综合 •逻辑优化,减少布尔方程数 • 门级映射 三、约束条件 确定电路综合目标,在满足目标 的前提下使电路规模最小。 综合工具将采用多种电路结构来 实现设计,以获得最佳结果。 约束条件包括: •面积 •速度 约束条件包括: •面积 •速度 时钟周期 最大路径延迟 建立时间 保持时间 到达时间 约束条件包括: •面积 •速度 •驱动能力 •负载 •工作条件、温度 •可测试性 附件1:VHDL示例程序 附件1:VHDL示例程序 一、典型结构分析 1. 时钟锁存电路 PROCESS (clock) BEGIN IF (clock’event AND clock=‘1’) THEN -- statement END IF; END PROCESS; 2. 同步复位电路 PROCESS (clock) BEGIN IF (clock’event AND clock=‘1’) THEN IF (sync_reset=‘1’) THEN -- statement END IF; END IF; END PROCESS; 3. 异步复位电路 PROCESS (reset, clock) BEGIN IF (reset = ‘1’) THEN -- statement ELSIF (clock’event AND clock = ‘1’) THEN -- statement END IF; END PROCESS; 4. 计数器电路 PROCESS (clock) VARIABLE counter: integer := 0; BEGIN IF (clock’event AND clock = ‘1’) THEN counter := counter + 1; -- statement END IF; END PROCESS; 5. 状态机电路 ARCHITECTURE state_machine OF example IS TYPE four_type IS (A1, A2, A3, A4); SIGNAL next_state : four_type; SIGNAL clock : STD_LOGIC; BEGIN PROCESS (clock) BEGIN IF (clock’event AND clock=‘1’) THEN CASE (next_state) IS WHEN (A1) = next_state = A2; -- statement

文档评论(0)

ailuojue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档