数电作业-用74ls161设计同步加法计数器.docx

数电作业-用74ls161设计同步加法计数器.docx

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电作业-用74ls161设计同步加法计数器

Harbin Institute of Technology设计说明书(论文)课程名称:数字电子技术基础设计题目:同步加法计数器设计院系:航天学院自动化班级:0804101设计者:龚翔宇学号:1080410124设计时间:2010.11【问题重述】试用同步加法计数器74LS161(或74LS160)和二4输入与非门74LS20构成百以内任意进制计数器,并采用LED数码管显示计数进制。采用555定时器构成多谐振荡电路,为同步加法计数器提供时钟输入信号。【设计思路】同步加法计数器74LS161为16进制计数器,要设计一个60进制的计数器,用555定时器设计多谐振荡电路,为同步加法计数器74LS161提供时钟输入信号并且用LED数码管显示结果。要用16进制的161计时器设计60进制的,必须将其改装为10进制的。将2个161联级,低位向高位进位6次,然后置零——即基本设计思路。【基本元件】74LS161(两片)二4输入与非门74LS20(一片)555定时器【设计方案】555定时器提供时钟信号 用555构成的多谐振荡器用555定时器构成的多谐振荡器如图所示。555定时器可以方便的接成施密特触发器,在其基础上再改接成多谐振荡器。可输出触发脉冲信号。74LS161接为十进制计数器本方案使用置数法将161改装为十进制的计数器。用如图所示。在经过1000时置数控制端=0,74LS161处在置数状态,重新回到1111,跳过了中间6个状态,由16进制转换为十进制计数器。RCO仍为进位输出。对于低位芯片,全以0态作为起始状态,经过10-1=9状态后,产生置数控制信号1001。这样,当第10个时钟的上升沿到达时,计数器置数为0000,每个芯片跳过剩余状态,成为10进制的计数器。对于高位芯片,以取全0态作为起始状态,经过6个状态后,计数器清零,每个芯片跳过剩余状态,成为6进制的计数器。对于进位信号,当产生置数控制信号1001的同时,应对高位芯片产生进位信号,即使能端应输入高电平。只需将低位芯片输入的置数信号加一个非门即可。低位置数信号:高位置数信号高位使能信号【电路设计】通过555输入时钟,低位每计数十位向高位进一(右为低位左为高位),直到高位计数为6时,将所有位重置为零。下图为电路设计图。【连接电路】实际连接过程中注意事项:1. 试验箱“总电源”与“控制电源”要连接起来。2.千万注意各管脚的对应端。3. 注意各芯片的接+5V端与接地端。【Multisim仿真】按照图1设计电路连线,选择相应的555和74LS161芯片。用译码数码管显示结果。仿真电路图【结果分析】观察数码管显示的数字,从00计数到59自动回到00,然后循环。通过仿真判断设计思路正确,电路连接无误,设计成功。

文档评论(0)

小教资源库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档