《数字电子技术》第四套试题答案.doc

《数字电子技术》第四套试题答案.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电子技术》第四套试题答案

电子信息工程系 200 /200 学年第 学期 考试试卷标准答案及评分标准 考试科目: 数字电子技术 选用试卷: 4 适用专业: 电子信息类 一、填空题(每题2分,共20分) 1. 2.逻辑函数化简的目标是使函数表达式中 与项 最少,每个与项中所含 变量个数 最少,并使其运算关系符合现有 逻辑器件 能够实现的形式。 3.CMOS器件使用时应注意:输出端不允许直接接 电源或地 ,除了 OD门和三态门 外也不允许两个器件的输出端直接并接。 4.由于n位二进制译码器的输出给出了n变量的全部 最小项 ,因而用n变量二进制译码器和或门或者与非门定能获得任何形式输入变量数 不大于n 的组合逻辑函数。 5.消除竞争-冒险现象的方法有 接入滤波电容 、 增加冗余项 和引入选通脉冲。 6.JK触发器的功能有 置0 、 置1 、 保持 和 翻转 。 7.在时序逻辑电路中,根据输出信号的特点,时序逻辑电路可分为 米利(Mealy)型 和 穆尔(Moore)型 两种。 8.施密特触发器主要用于 波形变换 、 脉冲整形 和 脉冲鉴幅 等。 9.根据所采用的存储单元工作原理的不同,随机存储器可分为 静态存储器 和 动态存储器 。 10.直接型A/D转换器可以分为 并联比较型 和 反馈比较型 两大类。 二、选择题(每题2分,答案可能不只是一个,共10分) 1.常用的BCD码有 C、D 。 A.奇偶校验码 B.格雷码 C.8421码 D.余三码 2.以下电路中可以实现“线与”功能的有 C、D 。 A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 3.对于JK触发器,若J=K,则可完成 C 触发器的逻辑功能。 A.RS B.D C.T D.Tˊ A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽 4.以下各电路中, B 可以产生脉冲定时。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐振荡器 5.一位8421BCD码计数器至少需要 B 个触发器。 A.3 B.4 C.5 D.10 三、判断题(每题1分,共10分,正确的用T表示,错误的用F表示,请将答案填在下面的方格内) 题号 1 2 3 4 5 6 7 8 9 10 答案 T F T T F T F T T F 1.模拟信号是时间或数值上的连续函数,如热电偶的电压输出。 2.异或运算关系,当两输入相等时,其输出为0。 3.同一个逻辑函数的各种表示方法间可以相互转换。 4.三态门的输出端可能出现三种状态:高电平、低电平和高阻。 5.普通编码器和优先编码器在某一时刻都只能输入一个编码信号。 6.数据选择器除用作多路开关外,还可以产生逻辑函数。 7.RS触发器的特性方程有约束条件,其它的触发器也同样要有。 8.时序电路包含组合电路和存储电路两部分,存储电路是必不可少的。 9.计数器不仅能对时钟脉冲计数,还可用于分频、定时和数字运算等。 10.矩形脉冲的宽度是脉冲电压的最大变化幅度。 四、化简题(每小题5分,共10分) 1.用代数法化简逻辑函数 解: 2.用卡诺图化简逻辑函数 则 五、分析下图所示组合逻辑电路的逻辑功能。(10分) 解:(1)写出输出逻辑函数式: (2)列逻辑函数真值表 输入 输出 A B C Y 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 (3)分析逻辑功能 A、B、C 三个输入变量中,有奇数个 1时,输出为 1,否则输出为 0。因此,图示电路为三位判奇电路,又称奇校验电路。 六、写出下图所示电路输出、的逻辑函数式。(8分) 解:因为3线-8线译码器74LS138的输出可以表示为:,,,,,,, 所以输出、的逻辑函数式为 七、由与非门组成的基本RS触发器,输入端S、R的电压波形如下图所示,试画出Q和Qn对应R和S的波形。(6分) 解: 八、试利用两个集成十进制同步加法计数器74160构成一个二十九进制的计数器,用异步清零端归零,简要说明设计思路,并在图中连线。(5分) 解:连线图如下图所示,作为参考:(5分,CTT、CTP 、LD为高电平1分,Co向高位进位1分,与非门连接2分,接到CR 1分) 九、如图所示电路,CP为时钟脉冲,Y为输出,请写出电路的驱动方程、状态方程和输出方程,列出状态转换表,画出状态转换图,说明电路的功能。(10分) 解:①写方程组:JK触发器的特性方程为

文档评论(0)

shenlan118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档