华中科技大学电子课程设计频率计探究.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2015-2016学年度第二学期 电子技术基础课程设计 --数字频率计设计 院 系: 自动化学院 专 业: 自动化 班 级: 姓 名: 学 号: 指导教师: 一、设计目的与要求 3 二、需求分析及创意 3 三、系统方案及技术路线 4 四、设计原理 5 1、基本原理 5 2、模块原理 5 五、设计内容 6 1、分频模块 6 2、方波发生器模块 6 3、五位十进制计数器模块 7 4、锁存模块 9 6、编译仿真 14 六、输入输出设计 14 八、实验总结 16 1、心得体会 16 2、待改进的问题 17 3、功能扩展 18 九、参考书目 18 十、附录 18 (1)测量频率范围:1Hz~100kHz。 (2)准确度(fx/fx( ( 2%。 (3)测量信号:方波,峰峰值为3V~5V。 (4)使用数码管显示测量的信号频率(测量低频信号时可以只显示测量信号的周期)。 二、需求分析及创意在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。 三、系统方案及技术路线—10KHZ):所谓频率就是在单位时间(1s)内周期信号的变化次数。若在一定时间间隔T内测得周期信号的重复变化次数为N,则其频率为f=N/T,据此,同样对于低于10KHZ的信号,我们采用测周期法,时标为50MHZ,其误差远远小于0.001,故可达到指标要求 测周法原理:假设基准时钟信号的周期为s(频率为fs)被测信号的周期我Tw,用被测信号控制测量计数器进行计数,当被测信号一个周期结束后,让计数器停止计数,若计数器数值为Nx测信号周期 Tw=Nx*Ts 其频率为 fx=fs*Nx 测频方法实际上是测量被测信号周期后,经过得到被测信号频率的,它适合于被测信号原低于基准时钟信号频率的场合用方法测量时,测试精度与计数器中记录的Nx有关,由于被测信号一个周期的时间长度不一定正好为基准时钟信号周期的整数倍,因此计数器的计数值会产生值的误差。—10MHZ):由于我们很难得到准确的1hz频率,故在这里我们采用等精度测量法,这样就可以不必考虑1s信号的精确度的影响。 闸门时间不是固定值,而是被测信号周期的整数倍,即与被测信号同步.因此排除了对被测信号计数所产生的1个周期误差,并且达到了在整个测试频段的等精度测量. 在测量过程中,有两个计数器分别对标准信号和被测信号同时计数.首先给出闸门开启信号(预置闸门上升沿),此时计数器并不开始计数.而是等到被测信号的上升沿到来时,计数器才真正开始计数.然后预置闸门关闭信号(下降沿到时),计数器并不立即停止计数,而是等到被测信号的上升沿到来时才开始结束计数,完成一次测量过程. 设在一次实际闸门时间t中计数器对被测信号的计数值为Nx,对标准信号的计数值为Ns, 标准信号的频率为fs,则被测信号的频率为fx=Nx/Nsfs。由推断(此处省略)得测量频率的相对误差£=1/tfs 由上式可看出测量频率的相对误差与被测信号频率的大小无关,仅与闸门时间和标准信号频率有关.闸门时间越长,标准频率越高测频的相对误差就越小.标准频率可由稳定性好,精度高的高频率晶振产生,在保证测量精度不变的前提下,提高标准信号频率,可使闸门时间缩短,即提高测试速度.可实现 四、 1、基本原理 频率测量的基本原理是计算每秒钟内待测信号的脉冲个数。这就要求sysclk能产生一个1s脉宽的周期信号,并对频率计的每一个计数器cntp的使能端进行同步控制。当clK_cnt高电平时允许计数,并保持其所计的数。在停止计数期间,首先需要一个锁存信号将计数器在前1s的计数值锁存进锁存器reg中,并由外部的7段译码器译出并稳定显示。原理图如图1-1 图1-1 2、模块原理 根据数字频率计的基本原理,本文设计方案的基本思想是分为五个模块来实现其功能,即整个数字频率计系统分为分频模块、控制模块、计数模块、译码模块和量程自动切换模块等几个单元,并且分别用VerilogHDL对其进行编程,实现了闸门控制信号、计数电路、锁存电路、显示电

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档