29C系列存储器串行扩展接口的设计—开题报告(2).pdfVIP

  • 5
  • 0
  • 约9.09千字
  • 约 19页
  • 2017-09-15 发布于浙江
  • 举报

29C系列存储器串行扩展接口的设计—开题报告(2).pdf

内蒙古科技大学 毕业论文 (设计)开题报告 论文题目:29C 系列存储器串行扩展接口的设计 学生姓名: 学 号: 0809810046 专 业: 应用物理 指导教师: 二 〇 一 二 年 五月 1.选题依据及研究综述 29C系列快闪存储器采用并行接口。以29C040为例,除了电源与底线外,还有 8条数据线 (D0—D7)、19条地址线 (A0—A18)、3条控制线 (OE、CE、WE),按常规 与51单片机的连接需要占用单片机资源P0 口用于数据传输,占用 (P0、P1、P2) 等用于地址线及控制线。也就是说,单片机与29C040的接口被用了22个I/O 口, 大量占用单片机I/O 口资源,限制了29C系列存储器在单片机中的应用。因此,有 必要设计一种方案,使 29C系列存储器与单片机连接时占用尽量少的I/O 口资源。 2.课题的基本内容 本文主要通过三个CD4094 的级联,提出实现串行数据转换成并行数据,控制29C 系列存储器地址线的接口设计方法及应用,充分地发挥29C系列存储器的性能,同 时又最大限度地节约占用单片机的I/O 口 (只占用14个I/O 口,其中8个数据线还 可以复用),灵活地拓展了29C系列存储器的应用范围。 1 3.课题的重点、难点及创新点 重点:掌握29C040和CD4094 的原理,C语言程序编写。 难点:硬件电路的设计。 创新点:三个CD4094系列存储器的级联,提出实现串行数据转换成并行数据,控 制29C系列存储器地址线的接口设计方。 4.论文提纲 第一:芯片特性简介 第二:系统总体方案设计 第三:硬件电路设计 第四:软件程序设计 第五:结束语 2 5.进度安排 (包括文献查阅、方案设计与实现、实验与计算、论文 书写等)及其可行性分析 2012年2月:收集和课程设计有关的资料,熟悉课题任务和要求; 2012年3月上旬:总体方案设计,方案比较,选定方案的论证及整机电路的工作原 理; 2012年3月中旬:单元电路设计,软件程序编写,电路图; 2012年4月;整理书写设计说明书 2011年5月:答辩 6.参考文献 1] 肖毅,朱绍文,张大斌.新一代大容量闪存AT29C040在单片机系统中的应用[J]. 微计算机信息,2001,17(11):32-33. [2] 伍小芹,康耀红.利用 CD4094 芯片驱动点矩阵 LED[J].现代计算机, 2002,6:99-100 [3] 张晶,曾宪云.闪速存储器AT29C040与单片机的接口设计[J].工业控制计算机, 2003,16 (1):58-60. [4] 阎石.数字电子电路.中央广播电视大学出版社.1993年 [5] 李士雄、丁康源.数字集成电子技术教程.高等教育出版社.2002年 [6] 唐志强.用4094实现LCD数码的交流驱动[J].电测与仪表,1999,2:53-54. 3 指导教师意见:(对本课题的深度、广度及工作量的意见) 指导教师: 年 月 日 院系审查意见: 院系负责人: 年 月 日 4 包头师范学院 本 科 毕 业 论 文 论文题目:29C 系列存储器串行扩展接口的设计 院 系: 物理科学技术学院 专 业: 应用物理学 姓 名: 李丽 学 号: 0809810046 指导教师: 郭景 二 〇 一 二 年 五月 5

文档评论(0)

1亿VIP精品文档

相关文档