微机原理2007年第六章串并行通信和接口技术.ppt

微机原理2007年第六章串并行通信和接口技术.ppt

微机原理2007年第六章串并行通信和接口技术

8255A芯片引脚分配及引脚信号说明 8255A芯片引脚分配如图6.18所示。P249; 8255A芯片的40条引脚,大致可分为三类: (1) 电源与地线共2条: Vcc、GND。 (2) 与外设相连的共24条: PA7~PA0: 端口A数据信号。 PB7~PB0: 端口B数据信号。 PC7~PC0: 端口C数据信号。 (3) 与CPU相连的共14条: RESET : 复位信号,高电平有效。当RESET信号有效时,所有内部寄存器都被清除。同时,3个数据端口被自动设置为输入端口。 D7~D0 : 双向数据线,在8080、8085系统中,8255A的D7~D0与系统的8位数据总线相连;在8086系统中,采用16位数据总线,8255A的D7~D0通常是接在16位数据总线的低8位上。 CS: 片选信号,低电平有效。该信号来自译码器的输出,只有当CS有效时,读信号RD和写信号WR才对8255A有效。 RD: 读信号,低电平有效。它控制从8255A读出数据或状态信息。 WR: 写信号,低电平有效。它控制把数据或控制命令字写入8255A。 A1、A0: 端口选择信号。8255A内部共有4个端口(即寄存器): 3个数据端口(端口A、端口B、端口C) 和1个控制端口,当片选信号CS有效时,规定A1、 A0为00、01、10、11时,分别选中端口A、端口B、端口C和控制端口。 P

文档评论(0)

1亿VIP精品文档

相关文档