桥式(BTL)输出及单端(SE)输出.pdfVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
桥式 (BTL)输出与单端 (SE)输出 图 2:桥式模式与单端模式输出的 “POP”噪声。 桥式结构输出相对单端模式输出而言有很多优点,比如桥式模式可在相同的电源电压Vdd 条件下,输出较高的电压 V =2*V ,在相同的负载条件下输出更大的功率。图 1 为这两 OBTL OSE 种输出电路的示意图。 需要指出的是,桥式模式能有效抑制共模噪声。输出功率相同时,桥式模式的噪声明显小于 单端模式的噪声 (如图 2 所示,蓝色通道接负载两端,绿色通道接电源 Vdd)。这是因为相同 的冲击会同时出现在桥式输出结构的 “+”、 “-”两端,并通过负载后相互抵消,不对扬 声器做功,因而不会发出 “POP”声。这种结构对于上电、掉电噪声以及操作噪声都有很好 的抑制作用。 图 3:桥式结构的两种电路形式。 常见的桥式结构有两种,它们对抑制 “POP”声的能力有细微差别。图 3 左边的电路是两个 放大单元并联连接,同一个输入信号分别进入两个放大单元 AMP1、AMP2 的 “+”、 “-” 输入端,而且使它们的放大倍数保持相同、相位保持相反 (相差 180 度)。在这里,AMP1 单 元网络的增益 GAIN =-R9/R8=-2,AMP2 单元网络的增益 GAIN =1+R11/R12=2。单个电 UP DOWN 阻的精度误差通常为±30%,但在同一个芯片内,这种偏差朝同一个方向,如果设计恰当, 电阻比值的精度可以保证在±1%以内。AMP1、AMP2 的DC 参数也同样朝同一个方向偏差,所 以在 “+”、 “-”输出端可以很好地抵消共模信号。 图 4:OCL 输出结构。 图 3 右边的电路则采用级联形式,前一级的输出信号进入下一级的 “-”输入端,AMP4 单 元网络的增益 GAINBACK =-R14/R13=-1。事实上,AMP3 的输出经过AMP4 反向后会有一定的延 时,在 “+”、 “-”输出端并不能完全抵消。AMP3 的失调电压等支流误差信号会在AMP4 中复制,并与AMP4 的失调电压一起送到 “+”端,而无法与 “-”端完全抵消。因此这种 结构抑制 “POP”声的效果略差一些,通常用在小功率器件中。 除此之外,还有一种结构也能有效抑制共模噪声,那就是无输出耦合电容(OCL)结构(见图 4)。该结构与桥式结构非常类似,在输出端将直流共模电压抵消掉,只有交流信号对负载作 功。与桥式结构一样,OCL 结构由于省去了耦合电容,可给音频系统带来另外一个好处,即 系统的频率响应可以延伸到很低的范围,后面将对此作详细介绍。 增大 VBIAS 的滤波电容 图 5:单端模式电路的 “POP”噪声与 Vbias 电压的仿真波形。 音频集成电路通常都有一个管脚叫做 Vbias,或者Vref、Vmid、Vsvr、bypass 等,它是内 部直流基准电压,若要内部电路能工作,这个偏置电压必须建立起来。实际应用时,该管脚 通常外接一个旁路电解电容到地,该电容起滤除噪声的作用。对于使用正电压的单电源系统 来说,当系统工作稳定时,基准电压值约等于 Vdd/2。增大这个电容的容值能抑制 “POP” 噪声。当芯片上电或从待机状态切换到工作状态时,直流偏置电压开始建立,从 0 逐渐升高, 并对 Vbias 滤波电容充电。经过一定时间后,电压上升到Vdd/2,此时芯片就可以工作了, 输出的音频信号基于这个直流电压上下摆动。同样,当芯片掉电或进入待机状态时,滤波电 容放电,偏置电压开始下降,从 Vdd/2 下降到 0。实验证明,芯片上电、掉电时的 “POP” 声就是由偏置电压的瞬间跳变引起的。 图 5 是仿真结果,红线代表 Vbias 电压,蓝线代表单端模式的负载端输出(在耦合电容之后, 如图 1 的左边电路,Co=220uF,RL=16Ω)。如果Vbias 跳变得缓慢, “POP”冲击就会减 小(如图 6 所示),此时的冲击脉冲变宽,幅度有所下降, “POP”声也变小了。使 Vbias 的 上升、下降过程变缓,就可增加基准电压的跳变延时。假定滤波电容的充放电电流是个常数, 可把这个过程简化成一阶 RC 模型,根据公式 (1),可计算出电压从 0 上升到 Vbias/2,或者 从 Vbias/2 下降到 0 所需的时间。 tdalay =0.69*R*C (1)

文档评论(0)

0520 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档