数字电路逻辑设计_第6章_时序逻辑电路.pptVIP

数字电路逻辑设计_第6章_时序逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路逻辑设计_第6章_时序逻辑电路

第六章 时序逻辑电路 根据状态表或状态图,可画出在CP脉冲作用下电路的时序图。 由状态转移表或状态转移图可以分析该电路的功能: 在 6 个状态之间循环往复 输出 Z 在每一循环结束时,输出一次 1 。 有两个状态游离于循环之外,如果误入这两个状态可以自动返回主循环。(游离于主循环的状态称为偏离状态,进入任一偏离状态都可返回主循环时,称该电路具有自启动特。) 例11:试分析如图所示的时序逻辑电路。 (3)写出JK触发器的特性方程,然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程: (4)作状态转换表及状态图 ①当X=0时:触发器的次态方程简化为: ②当X=1时:触发器的次态方程简化为: 输出方程简化为: 根据状态表或状态图, 可画出在CP脉冲作用下电路的时序图。 CP1=Q0 (当FF0的Q0由0→1时,Q1才可能改变状态。) ②输出方程: ③各触发器的驱动方程: (4)作状态转换图、时序图。 例5:分析图示的时序电路。 (1)写出各级激励函数(驱动方程) (2)将各级触发器的激励函数代入到D触发器的状态方程 ,得到各级触发器的状态转移方程 (3)电路的输出函数 解:一、由逻辑图写出电路的激励函数、状态方程和输出方程 二、由状态转移方程和输出函数表达式列出状态转移表 三、根据状态转移表画出状态转移图 解: ☆ 本电路三级触发器有统一时钟CP,是同步时序电路 ☆ 三级JK触发器是主从触发器,下降沿动作。 题意分析 ☆ 触发器输入端悬空等效于逻辑1。 1、由逻辑图写出电路的激励函数、状态方程和输出方程 将激励函数代入JK触发器的特征方程 得出电路状态方程: ☆ 电路的次态和输出只取决于存储器的初态,属于摩尔型时序电路。 1 CP Y 2 3 2、状态转换表 ◇ 由电路图直接写出输出方程: 由特征方程求次态 逢七进一。 1 2 3 CP Y 电路对时钟信号进行计数。每经过7个时钟脉冲,电路输出一个脉冲。所以是7进制计数器,Y输出是进位脉冲。 3、状态转换图 001 010 011 000 100 101 110 111 /0 /0 /0 /0 /0 /0 /1 /1 异步时序电路分析步骤 1. 各触发器的激励函数和时钟方程 2. 各触发器的状态方程 3. 状态转移表 4. 时序图 最后得到电路的逻辑功能 电路为异步时序电路,电路没有单独的输入(CP除外),为摩尔型时序电路。 (1)各级触发器的激励函数和时钟为: 解: 例7:分析图示的时序电路 (2)各级触发器的状态转移方程为: (3)列出状态转移表 (6)电路功能 由状态图可以看出,在时钟脉冲CP的作用下,电路的8个状态按递减规律循环变化,即: 000→111→110→101→100→011→010→001→000→… 电路具有递减计数功能,是一个3位二进制异步减法计数器。 (4)画状态转移图 (5)画出工作波形图 例8:分析图示时序电路 解: 该电路是异步 注:异步电路的分析应考虑时钟信号 1. 各触发器的激励函数和时钟方程 2. 各触发器的状态方程 当时钟脉冲 跳变沿 到来时,方程成立 无时钟,保持原态 3 列出状态转移表 模5异步 计数器 4. 时序图 电路为一模5异步计数器 逻辑功能: 设初态 为: 000 例9:分析图示的时序电路 解: 图示的电路为异步时序电路。(注意:JK触发器输入端悬空,视为置1) (1)各级触发器的激励函数和时钟为: (2)各级触发器的状态转移方程为: 对于异步电路,尤其是始终比较负杂的异步电路,根据状态转移方程画工作波形图往往较为容易及直观,建议可先画出工作波形图,在根据工作波形图列状态转移表及状态转移图。 (3)根据状态转移方程画出工作波形图 Q 1 Q 2 Q 3 CP 3 CP 1 CP 2 0 0 0 0 0 0 0 0 0 0 0 1 1 1 CP CP Q 1 Q 2 Q 3 CP 3 CP 1 CP 2 1 1 1 1 1 1 1 0 0 有效状态 偏离状态 1 0 0 0 1 0 1 (4)根据工作波形图列出状态转移表 Q 1 Q 2 Q 3 CP 3 CP 1 CP 2 0 0 0 0 0 0 0 0 0 0 0 1 1 1 CP CP Q 1 Q 2 Q 3 CP 3 CP 1 CP 2 1 1 1 1 1 1 1 0 0 有效状态 偏离状态 1 0 0 0 1 0 1 (4)根据工作波形图列出状态转移表 (5)画状态转移图 可以看

文档评论(0)

xyz118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档