FPGA简易逻辑分析仪设计与仿真开题报告.docVIP

FPGA简易逻辑分析仪设计与仿真开题报告.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本科毕业设计(论文)开题报告 1.课题的意义 国内外研究现状毕业设计(论文)的主要内容 II软件介绍,进行各个模块的设计和仿真,完成FPGA芯片和外围芯片的接口设计。 1).逻辑分析仪硬件设计 逻辑分析仪硬件电路由Altera公司的Cyclone芯片EP1C3T144C8构建.?EP1C3T144C8内部有1个锁相环,2910个LE单元,13个M4K?RAM和104个I/O管脚。利用EP1C3T144C8主要完成数据采集电路的设计。包括五级采样时钟:100KHz、1MHz、20MHz、40MHz和100MHz;48个采样通道.。硬件电路如图1所示. 2).逻辑分析仪软件设计 逻辑分析仪的主处理器,由FPGA实现。基本质为硬件电路的设计和内部固化,在设计中借鉴了软件的编程思想,采用了模块化的方法,由底层至顶层的构造方式,主程序流程图如图2所示。 图1. 逻辑分析仪硬件设计整体框图 N Y Y Y N N Y N Y N 图2 逻辑分析仪软件设计流程图 5.阶段进度计划 时 间 完成的任务、咨询的问题及指导内容 1月1日~1月20日 了解课题内容,收集与课题相关的文献资料 1月20日~2月27日 学习相关知识,完成老师给定英文翻译 2月27日~3月5日 通过学习了解与课题相关的资料,完成开题报告的撰写 3月6日~3月12日 完善开题报告,学习编程语言使用特点和编程方法 3月13日~3月19日 整理设计思路,开始设计的初始工作 3月20日~3月26日 了解的基本原理及不同 3月27日~4月2日 学习基于的 4月3日~4月9日 编写的程序 4月10日~4月16日 在查资料编写程序过程中,开始着手写毕业设计论文初稿 4月17日~4月23日 用Quartus II仿真工具对已编好的程序进行仿真 4月24日~4月30日 项目功能实现之后,提交审核 5月1日~5月20日 按毕业设计(论文)格式要求,认真撰写论文 5月20日~6月日 检查、修改论文,并装订好论文 6月日~6月日 提交论文,做好答辩幻灯片,准备答辩 参考文献指导教师意见: 指导教师签名: 年 月 日 系(教研室)意见: 主任签字: 年 月 日 初始化 是否正常方式式 实时采集 是否选择外触 Y发 触发键控 是否单级触发 三级触发 单极触发 预值触发字 检测输入信号逻辑状态 是否触发 采集存储 数据处理 回读数据 显示模式选择 单通道y轴输出 x、y轴双通道输出 主循环结束标志

文档评论(0)

ipad0b + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档