- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SRAM的工作原理mdash;mdash;超简单
SRAM的工作原理_超简单
2017-9-22
/wiki/SRAM
2017-9-22
2
SRAM六管结构的工作原理
6T:指的是由六个晶体管组成,如图中的M1、M2、M3、M4、M5、M6.
SRAM中的每一bit存储在由4个场效应管(M1, M2, M3, M4)构成两个交叉耦合的反相器中。另外两个场效应管(M5, M6)是存储基本单元到用于读写的位线(Bit Line)的控制开关。
2017-9-22
3
SRAM六管结构的工作原理
2017-9-22
4
简单的阐释
其实CMOS静态反相器等价于一个非门!
SRAM cell 6T等价于SR锁存器(也就是RS触发器)
SR锁存器真值表
S
R
Q
Qnext
解释
0
0
0
0
维持
0
0
1
1
维持
0
1
0
0
重设
0
1
1
0
重设
1
0
0
1
设定
1
0
1
1
设定
1
1
0
-
不允许
1
1
1
-
不允许
writing
2017-9-22
5
是不是突然茅塞顿开,
醍醐灌顶?呵呵
请继续后面的学习
相信你会更了解
2017-9-22
6
反相器
反相器,是一种电路器件,其输出是输入的逻辑非。如图所示的CMOS静态反相器,由两个互补的金属氧化物半导体场效应管(MOSFET)组成,源极连接在高电平的是P沟道场效应管,源极连接在低电平的是N沟道场效应管。输入电路接在两个场效应管的栅极上,输出电路从两个场效应管的连接处接出。当输入低电平,则P沟道场效应管开通,N沟道场效应管关闭,输出高电平。当输入高电平,则N沟道场效应管开通,P沟道场效应管关闭,输出低电平。这就实现了“反相”输出。
2017-9-22
SRAM的设计
一个SRAM基本单元有0 and 1两个电平稳定状态。SRAM基本单元由两个CMOS反相器组成。两个反相器的输入、输出交叉连接,即第一个反相器的输出连接第二个反相器的输入,第二个反相器的输出连接第一个反相器的输入。这就能实现两个反相器的输出状态的锁定、保存,即存储了1个位元的状态。
除了6管的SRAM,其他SRAM还有8管、10管甚至每个位元使用更多的晶体管的实现。[2][3][4] 这可用于实现多端口(port)的读写访问,如显存或者寄存器堆的多口SRAM电路的实现。
一般说来,每个基本单元用的晶体管数量越少,其占用面积就越小。由于硅芯片(silicon wafer)的生产成本是相对固定的,因此SRAM基本单元的面积越小,在硅芯片上就可以制造更多的位元存储,每位元存储的成本就越低。
内存基本单元使用少于6个晶体管是可能的— 如3管[5][6] 甚至单管,但单管存储单元是DRAM,不是SRAM。
访问SRAM时,字线(Word Line)加高电平,使得每个基本单元的两个控制开关用的晶体管M5与M6开通,把基本单元与位线(Bit Line)连通。位线用于读或写基本单元的保存的状态。虽然不是必须两条取反的位线,但是这种取反的位线有助于改善噪声容限.
2017-9-22
8
SRAM的操作
SRAM的基本单元有3种状态:standby (电路处于空闲), reading (读)与writing (修改内容). SRAM的读或写模式必须分别具有readability(可读)与write stability(写稳定).
Standby
如果字线没有被选为高电平, 那么作为控制用的M5与M6两个晶体管处于断路,把基本单元与位线隔离。由M1 – M4组成的两个反相器继续保持其状态,只要保持与高、低电平的连接。
Reading
假定存储的内容为1, 即在Q处的电平为高. 读周期之初,两根位线预充值为逻辑1, 随后字线WL充高电平,使得两个访问控制晶体管M5与M6通路。第二步是保存在Q的值传递给位线BL在它预充的电位,而泻掉(BL非)预充的值,这是通过M1与M5的通路直接连到低电平使其值为逻辑0 (即Q的高电平使得晶体管M1通路). 在位线BL一侧,晶体管M4与M6通路,把位线连接到VDD所代表的逻辑1 (M4作为P沟道场效应管,由于栅极加了Q的低电平而M4通路). 如果存储的内容为0, 相反的电路状态将会使(BL非)为1而BL为0. 只需要(BL非)与BL有一个很小的电位差,读取的放大电路将会辨识出哪根位线是1哪根是0. 敏感度越高,读取速度越快。
Writing
写周期之初,把要写入的状态加载到位线。如果要写入0,则设置(BL非)为1且BL为0。随后字线WL加载为高电平,位线的状态被载入SRAM的基本单元。这是通过位线输入驱动被设计为比基本单元相对较弱的晶体管更为强壮,使得位线状态可以覆盖基本单元交叉耦合的反相器的以前的状态
您可能关注的文档
最近下载
- 熊诗波机械工程测试技术.pptx VIP
- 眼镜学知到智慧树期末考试答案题库2025年温州医科大学.docx VIP
- 江苏开放大学科学思维方法在实际生活和工作中的应用、意义.doc VIP
- 平面砂浆找平层施工工艺 (1).docx
- 学校空调采购安装服务方案(技术方案).doc
- 2025北京市公安局所属事业单位研究中心招聘4人(二)笔试模拟试题及答案解析.docx VIP
- 科技英语写作课件.ppt VIP
- 2025新版三下英语Unit 4 Healthy food单元整体教学设计.docx VIP
- 申请经营电信业务的业务发展、实施计划和技术方案。.pdf VIP
- 社区医院医疗质量安全核心制度要点.DOC VIP
文档评论(0)