通信实验指导书(简).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 CPLD可编程数字信号发生器实验 一、实验目的 1.熟悉各种时钟信号的特点及波形; 2.熟悉各种数字信号的特点及波形。 二、实验仪器 1.RZ8621D实验箱1台 2.20M双踪示波器1台 三、实验电路的工作原理 (一)、CPLD可编程模块二电路的功能及电路组成 图1-1是CPLD可编程模块的电路图。 CPLD可编程模块(芯片位号:U101)用来产生实验系统所需要的各种时钟信号和数字信号。它由CPLD可编程器件ALTERA公司的EPM240(EPM7128或者是Xilinx公司的XC95108)、下载接口电路(J101)和一块晶振(JZ101)组成。晶振用来产生16.384MHz系统内的主时钟。本实验要求参加实验者了解这些信号的产生方法、工作原理以及测量方法,才可通过CPLD可编程器件的二次开发(本实验箱提供专门的开发模块)生成这些信号,理论联系实践,提高实际操作能力。 (二)、各种信号的功用及波形 1.12脚输入16.384MHz主时钟,方波。由晶振JZ101产生的16.384MHz时钟,经电阻R111,从12脚送入U101进行整形,然后分频、产生各种信号输出。 2.27脚,输出2.048MHz时钟,方波。 3.100脚,输出1.024MHz时钟,方波。 4.6脚,输出64KHz时钟,方波。 5.2脚,输出32KHz时钟,方波。 6.1脚,输出16KHz时钟,方波。 33脚,输出32KHz伪随机码。 5脚,输出2KHz伪随机码。 69脚,输出8KHz的窄脉冲同步信号,供PCM(一)编码模块用(时隙可变)。 10.70脚,输出8KHz的窄脉冲同步信号,供PCM(二)编码模块用(时隙可变)。 8KHz的窄脉冲同步信号,可通过编程来改变它们的时序和脉冲宽度,学生可通过薄膜键盘选择,供PCM(一)模块、PCM(二)模块使用 电原理示意图见如图1-1所示,由CPLD芯片U101、下载接口电路J101、一块晶振JZ101及外围一些电容电阻组成(有兴趣的同学,可以到网上搜索相关原器件的详细资料)。 注:本实验平台中所有数字信号都是由同一个信号源JZ101分频产生,所以频率相同或者频率成倍数关系的数字信号,都有相对固定的相位关系。 图1-1 CPLD可编程模块电路示意图 四、实验内容 1.熟悉CPLD可编程数字信号发生器各测量点信号波形。 2.查阅CPLD可编程技术的相关资料,了解这些信号产生的方法。 五、实验步骤 1.打开电源总开关,电源指示灯亮,系统开始工作。 2.用示波器测出下面所列各测量点波形,并对每一测量点的波形加以分析。GND为接地点,测量各点波形时示波器探头的地线夹子应先接地。 各测量点波形如图1-2所示,具体说明如下: 以下信号均由CPLD可编程器件EPM240芯片编程产生并送往各测量点。 TP301:1024KHz的时钟信号,作为PSK调制模块中产生载频信号用。 TP901:32KHz的时钟信号,作为FSK调制模块中产生载频信号用。 TP602:方波信号,作为抽样定理模块中抽样时钟用。可由薄膜键盘选择“抽样定理模块”中不同的抽样时钟信号(默认为2KHz方波)。 TP503: 8KHz的窄脉冲同步信号,可通过薄膜键盘选择不同时隙。 测量时将示波器通道1的探头放在TP509上(固定0时隙和脉冲宽度),将通道2的探头放在TP503上,调整通道1为触发通道,通过薄膜键盘选择“PCM编译码模块”中不同选项,对比两路波形可以看到8KHz的窄脉冲同步信号不同的时序关系和脉冲宽度。 TP110: 15位的伪随机序列码,码元速率为32Kb/S,码型为111100010011010,可对比TP901的32KHz的时钟信号读出它的码型序列。该波形用来输岀到PSK调制等模块单元,作为数字基带信号。 TP905:K901开关的1-2脚短接,15位的伪随机序列码,码元速率为2Kb/S,码型为111100010011010,可对比TP001的2KHz的时钟信号读出它的码型序列。该波形用来输岀到FSK调制模块单元,作为FSK调制的数字基带信号(默认2KHz PN),也可通过薄膜键盘选择2KHz方波。 本实验平台中CPLD可编程器件EPM240芯片产生的信号还有很多,学生可在以后实验过程中逐步遇到。 图1-2 CPLD可编程模块产生的部分信号波形示意图 五、实验报告要求 1.分析各种时钟信号及数字信号产生的方法,叙述其功用。 2.画出各种时钟信号及数字信号的波形。 3.了解CPLD可编程技术方面的知识。 实验二 各种模拟信号源实验 一、实验目的: 熟悉各种模拟信号的产生方法及其用途; 观察分析各种模拟信号波形的特点。 二、

文档评论(0)

ipad0b + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档