- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《VHDL实用教程》完整版【汉语版】-18附录1
KONXIN 杭州康芯电子有限公司 KONXIN 327
附录1 EDA 教学实验系统原理与使用介绍
附录1 GW48 型EDA 实验开发系统使用介绍
为了使读者能具体地了解基于某种 EDA 平台的 VHDL 逻辑设计所必须的硬件仿真和
实验验证的方法与过程 以下将介绍康芯公司的GW48-CK 系统的特点和使用方法
(1) GW48-CK系统设有通用在系统编程下载ASIC 器件 可对Lattice Xilinx
Altera Vantis Atmel 和Cypress 世界六大 PLD 供应商各种 isp 编程下载方式或
现场配置的CPLD/FPGA 各系列器件进行识别 实验或开发 主系统板与目标芯片板采用
接插式结构 动态电路结构自动切换工作方式 含可自动切换的多种实验电路结构模式
(2) 绿色能源电子系统要求器件低功耗 低噪声 高集成度和高电磁兼容性 因此
低压器件的使用将更加重要和普遍 如 PC 机 笔记本电脑 现代嵌入式系统 DSP 便
携式电子产品 导航系统等 其中的主要器件皆为低电压器件 2.5V 或 1.8V 特别是低
芯核电压的FPGA/CPLD 器件已成为当今电子设计开发和应用的主流 因此在实用领域
5V 的FPGA 已基本淘汰 如Altera 的EPF10K 10KA 系列 目前较常用的是10KE 1K
2K 和20K 系列器件 GW48 系统能适应此发展趋势 具备对不同芯核电压的FPGA/CPLD
器件开发的混合电压兼容功能 即能对不同工作电压(5V 3.3V 1.5V 1.8V) 的FPGA 和
CPLD 进行实验 开发和编程下载
(3) GW48 系统基于 电路重构软配置 的设计思想 采用了 I/O 口可任意定向目
标板的智能化电路结构设计方案 利用美国LG 公司在系统微控制器对I/O 口进行任意定
向设置和控制 从而实现了CPLD/FPGA 目标芯片I/O 口与实验输入/输出资源可以以各
种不同方式连接来构造形式各异的实验电路的目的
(4) GW48系统的智能模块构成自动控制连线结构 用户仅需通过按键控制 即可自
动连接成不同的实验电路结构 从而可完成几乎任意多种组合/时序逻辑设计 接口逻辑
及数字系统设计等基于 FPGA/CPLD的各类电子设计实验项目 其中包括诸如常规数字系
统 通信系统和DSP系统的设计 以及移位寄存器 硬件乘法器 序列检测器 脉宽调制
器 数控分频器 频率计 中断处理器 数字滤波器 硬件演奏器 硬件 FFT变换 A/D
采样控制器 VGA彩显控制器 PS/2信号接收器 RAM/FIFO控制器 数字函数发生器 FSK/PSK
信号发生器 硬件RS232通信 PC机至单片机至FPGA的双向通信设计 计算机组成原理
实验 电子设计竞赛EDA开发等等硬件系统设计项目 附录 2 列出了部分可用于 GW48
系统的器件
§1.1 GW48-CK 教学实验系统使用介绍
附图1-1 为GW48-CK 型EDA 实验开发系统的主板结构图 该系统的实验电路结构
是可控的 即可通过控制接口键 SW9 使之改变连接方式以适应不同的实验需要 因而
328 VHDL 实用教程
从物理结构上看 实验板的电路结构是固定的 但其内部的信息流在主控器的控制下 电
路结构将发生变化 这种 电路重构软配置 设计方案的目的有三 1.适应更多的实验
与开发项目 2. 适应更多的PLD 公司的器件 3. 适应更多的不同封装的FPGA 和CPLD
器件 系统板面主要部件及其使用方法说明如下
1)SW9 按动该键能使实验板产生 12 种不同的实验电路结构 这些结构如第 2 节
的 14 张实验电路结构图所示 例如选择了 NO.3 图 须按动系统板上的 SW9 键 直
至数码管 SWG9 显示 3 于是系统即进入了NO.3 图所示的实验电路结构 但当 SWG9
显示为 A 时 系统即变成一台数字频率计 测频输入端为系统板右下角的JP1B插座
2)B2 这是一块插于主系统板上的目标芯片适配座
您可能关注的文档
最近下载
- 2025秋人教版八年级上英语教学计划及教学进度安排.docx VIP
- (完整版)元素周期表(word全面版) .pdf VIP
- 《中华人民共和国监察法》试题库附参考答案.docx VIP
- 房屋市政工程生产安全重大事故隐患判定标准(2024版)(宣讲培训).pptx VIP
- 监察法试题库完整.doc VIP
- 水稳运输车驾驶员安全技术交底.pdf VIP
- 外墙保温工程监理实施细则.docx VIP
- 林草--森林火灾危险性评估技术规范.pdf VIP
- 人教版(2019)必修第一册Unit 4 Natural Disasters reading and thinking课件(共38张PPT)(含音频+视频).pptx VIP
- 矿产行业审计风险分析报告 .pdf VIP
文档评论(0)