数字逻辑电路第5章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑电路第5章.ppt

第五章同步时序电路的分析 时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 在描述触发器功能时,我们用了Q0表示现态,Q表示次态。 下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态 同步时序与异步时序 同步(synchronous)时序电路: 系统中使用统一的时钟(clock),指挥各部件操作 只有约定时钟到来,触发器才能改变状态 一个脉冲只能改变一次状态 异步(asynchronous)时序电路: 系统中没有统一的时钟(unclocked, free running ) 电路状态的改变是由输入信号引起的 时序电路的结构框图 同步时序电路的结构框图 1.同步时序电路结构:同步计数器 2.异步时序电路举例:异步计数器 5.2 同步时序电路的分析工具: 状态表、状态图、状态方程与激励表 功能表:描述电路输入输出关系 时序电路涉及触发器及电路的状态变化,必须引入状态表(State Table)、状态图(State Diagram)等分析工具 现态Qn :时钟到来之前电路的状态 次态Qn+1 :时钟到来之后电路的状态 状态表与状态图:反映输入与状态转换的关系 状态方程:状态转换的表达式 激励表:从现态转变到次态,对输入数据的要求 1.D触发器的状态表、激励表、状态图与状态方程 2.J-K触发器状态表、激励表、状态图与状态方程 功能表 J-K触发器状态表、激励表、状态图与状态方程 功能表 3.T触发器的状态表、激励表、状态图与状态方程 5.3 同步时序电路的分析举例 根据电路图列出电路输出函数,触发器激励函数(控制函数) 根据电路输入和触发器激励函数求状态表 画状态图,时序图 分析电路外特性和功能 例题1:时序电路分析-电路图和状态图 例题1:时序电路分析-状态表 例题1:时序电路分析-时序图 例题2: 时序电路分析-电路图和表达式 例题2:时序电路分析-状态表 例题2:时序电路分析-状态图 例题3:时序电路分析-J-K组成的电路图 例题3:时序电路分析-状态表 例题3:用D触发器实现上述功能 例题4:时序电路分析 例题4:时序电路分析-表达式和状态表 例题4:时序电路分析-状态表和状态图 例题4:时序电路分析-时序图 作X=010111100的时序图: 2.同步时序电路的设计 设计:文字描述 状态图 逻辑图 同步时序电路的设计步骤: 形成原始状态图和状态表 状态化简与状态分配 求控制函数和输出函数 画逻辑图 最困难的是第一步,只要有了原始状态图,后面的步骤是有规律的。 先以计数器为例,然后再推广到一般情况。 计数器 计数器的功能:记录外部事件的变化;同步计数器对CP脉冲计数,一个脉冲变化一次状态 计数器的种类: 同步计数器,异步计数器 加法计数器(加1,加2等), 减法计数器(减1,减2等), 可逆计数器等 二进制计数器(模为2n),十进制计数器,任意进制计数器等 环形计数器,扭环计数器等特殊电路结构的计数器 计数器是应用最多的一类标准器件 同步二进制计数器 二进制计数器是最常使用的一类计数器. 通常指按照二进制数的规律每次加1的同步计数器. 例题1:用JK和D触发实现4位二进制计数器. 第一步:写状态表,16个状态都是必要的,不能化简. 第二步:直接从状态表上分析,可以得到J-K触发器的激励函数: 第三步:画逻辑图(略) D触发器实现4位二进制计数器 D触发器实现4位二进制计数器 D触发器实现4位二进制计数器 4位二进制计数器的状态转换表 D触发器实现4位二进制计数器 计数器波形图 J-K触发器实现4位二进制计数器 用状态表和卡诺图化简求JK触发器表达式 用状态表和卡诺图化简求JK触发器表达式 1 1 1 1 15 0 1 1 1 14 1 0 1 1 13 0 0 1 1 12 1 1 0 1 11 0 1 0 1 10 1 0 0 1 9 0 0 0 1 8 1 1 1 0 7 0 1 1 0 6 1 0 1 0 5 0 0 1 0 4 1 1 0 0 3 0 1 0 0 2 1 0 0 0 1 0 0 0 0 0 Q0 Q1 Q2 Q3 N 从计数器状态变化规律分析: Q0置1的条件是Q0=1; Q1置1的条件是:Q0 Q1=10或01 Q2置1的条件是: Q2=1,且Q1 Q0=11 Q2=

文档评论(0)

jackzjh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档