厦门理工学院数字电路期末(2012-2013-1)A卷.docVIP

  • 45
  • 0
  • 约 7页
  • 2017-10-22 发布于北京
  • 举报

厦门理工学院数字电路期末(2012-2013-1)A卷.doc

厦门理工学院数字电路期末(2012-2013-1)A卷

考 生 信 息 栏 系 专业 级 班级 姓名 学号 装 订 线 厦门理工学院试卷 2012-2013学年 第1学期 课程名称 数字电路与逻辑设计 试卷 卷别 A√ B□ 专业 级 班级 考试 方式 闭卷 √ 开卷 □ 本试卷共五大题( 共七页),满分100分,考试时间120分钟。 请在答题纸上作答,在试卷上作答无效。 一、单项选择题(本题共10小题,每小题2分,共20分) 1. 下列不属于数字逻辑函数的表示方法的是( )。 A. 真值表 B. 占空比 C. 逻辑表达式 D. 逻辑图 2. 将(0.706)D转换为二进制数(0.101101001)B,两者的误差不大 于( )。 A. 2-10 B. 2-9 C. 2-8 D. 2-7 3. 下列四个不同进制的无符号数中,其值最小的是( )。 A.B B.(201)D C.(310)O D.(CA)H 4. 下列属于有权码的是( )。 A.2421码 B. 余3循环码 C. 格雷码 D. ASCⅡ码 5. 下列函数中,是最小项表达式形式的是( )。 A. B. C. D. 6. 已知某逻辑电路对应的逻辑函数表达式为中的变化可能造成该逻辑电路产生竞争冒险( )。 A. A变量 B. B变量 C. C变量 D. 都不会 7. 图1所示的某组合逻辑电路图所代表的逻辑功能是(D)。 图1 某组合逻辑电路图 A.奇校验电路 B. 偶校验电路 C. 一位全加器 D. 一位数值比较器 8. 表1是优先编码器CD4532的功能表,图2是用二片CD4532构成16线-4线优先 编优先编码器的逻辑图。当EI1输入信号为“H”,A15为“L”,A14为“H”, A13~A0 为任意电平输入时,输出信号L3L2L1L0为( )。 A. 1111 B.1110 C. 1101 D. 0001 表1 优先编码器CD4532的功能表 输 入 输 出 EI I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 GS EO L × × × × × × × × L L L L L H L L L L L L L L L L L L H H H × × × × × × × H H H H L H L H × × × × × × H H L H L H L L H × × × × × H L H H L H L L L H × × × × H L L H L H L L L L H × × × L H H H L H L L L L L H × × L H L H L H L L L L L L H × L L H H L H L L L L L L L H L L L H L 考 生 信 息 栏 系 专业 级 班级 姓名 学号 装 订 线 图2 二片CD4532构成16线-4线优先编码器的逻辑图 9. 图3是时序逻辑电路的一般化模型,其中Sn+1=f (E,Sn) ,该方 程为( )。 图3 时序逻辑电路的一般化模型 A.状态方程 B.输出方程 C.输入方程 D.激励方程 10. 图4是某同步时序逻辑电路的波形图,该波形图对应的逻辑功能 是( )。 图4 某同步时序逻辑电路波形图 A.四进制可逆计算器 B.二进制减法计数器 C.二进制可逆计算器

文档评论(0)

1亿VIP精品文档

相关文档