笔记本信号总集(再度整理).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
笔记本信号总集(再度整理)

目录 * y _/ K5 z/ T Q- q一、CPU接口信号说明(1#) ( L6 A8 i( E4 _2 C O二、VGA接口信号说明(2#)W0 三、AGP接口信号说明(2#) ??C+ W1 P+ ]9 D四、Memory 接口信号说明(3#) + g9 f5 {1 N??m% o7 `7 K五、HUB 接口信号说明(4#) / p7 U/ Q/ S, u A/ X六、LAN LINK接口信号说明(4#) + x, Y+ Z* |: ]3 x/ T: Q/ n七、EEPROM 接口信号说明(4#) 3 b$ o. {! r, H1 D/ j4 [八、PCI接口信号说明(5#) * ^0 |: Q??y% I2 d7 Q# F+ R$ Q九、Serial ATA接口信号说明(6#) 3 ?1 s5 A! u, U4 k2 U十、IDE 接口信号说明(6#) % [: w/ L/ _$ F$ O十一、LPC接口信号说明(7#) - x; @$ d7 C# X8 u6 l: K十二、USB 接口信号说明(7#) 8 ~ q# Y% O5 g1 @8 A十三、SMBus接口信号说明(7#) ; B8 Q* d5 w7 B, {十四、AC-Link接口信号说明(7#)9 o6 T6 十五、FDC接口信号说明(8#) 3 P# C; Q: o; U; T9 o+ l* Y十六、Parallel Port 接口信号说明(9#) , J5 e, W% t2 _. D% e M十七、Serial Port 接口数据说明(9#)2 ( L6 A8 i( E4 _2 C O # d \2 p5 Z7 z( V6 R9 1 Y# a$ }( d; Q6 }+ m一、CPU接口信号说明(1#) ??d??O7 T+ E. E9 `$ V. E? ???1.A[31:3]# (I/O)? ?Address(地址总线). C. m) s9 A7 s ? ?? ? 这组地址信号定义了CPU的最大内存寻址空间为4GB。在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型。 4 t Y, V4 b8 t; w* K? ???2.A20M# (I)? ???Adress-20 Mask(地址位20屏蔽) o/ z( l# y8 X! R- V, @??Y+ ~ ? ?? ? 此信号由ICH(南桥)输出至CPU的信号。它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上。; l; z5 ^* _; K/ f* i6 L3 x ? ???3.ADS# (I/O)? ?Address Strobe(地址选通) 0 m( {??Z/ ^# V, f7 U??j, s/ P3 c? ?? ? 当这个信号被宣称时说明在地址信号上的数据是有效的。在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作。 + t% n+ o, [ _* Y4 N) H? ???4.ADSTB[1:0]# (I/O)??Address Strobes ; @* R2 }* K% f7 b/ v. u0 t? ?? ? 这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿。相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#。 ??W??V3 _: b6 A2 ]? ???5.AP[1:0]# (I/O)??Address Parity(地址奇偶校验) 8 }: z/ z/ V( W??v: ]3 p+ x? ?? ? 这两个信号主要用对地址总线的数据进行奇偶校验。 ; N9 e7 L- L* p* @3 }! Y? ???6.BCLK[1:0] (I)? ? Bus Clock(总线时钟)8 o% E, O- c, `, I??L ? ?? ? 这两个Clock主要用于供应在Host Bus上进行交易所需的Clock。 # A7 w: O! x: @) ~4 g. W? ???7.BNR# (I/O)??Block Next Request(下一块请求) # a$ r* t; |8 I5 x9 a0 i# b? ?? ? 这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易。 ]+ x* t) j% V4 u- y5 k0 M; N; \? ???8.B

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档