浅论数字系统测试与可测性设计基础 论文.docVIP

浅论数字系统测试与可测性设计基础 论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浅论数字系统测试与可测性设计基础 论文.doc

  浅论数字系统测试与可测性设计基础 论文 浅论数字系统测试与可测性设计基础 论文 导读:入式存储器的组合,它所面临的测试问题在于嵌入式存储器、存储器阴影逻辑和多时钟等。作为一个自顶向下的正向设计,在设计流程的较早阶段,可测性设计的设计者就要考虑上述测试问题。常用的数字系统的可测性设计技术室自测技术和扫描设计。处于板级测试的需要,在芯片中还可以运用边界扫描技术。边界扫描设计是JT 数#8203;字#8203;系#8203;统#8203;测#8203;试#8203;与#8203;可#8203;测#8203;性#8203;设#8203;计#8203;基#8203;础#8203;课#8203;程#8203;结#8203;课#8203;小#8203;论#8203;文#8203;论#8203;文《数字系统测试与可测性设计基础》 结课论文题目:基于边界扫描技术的可测性设计:许晗 041110204 摘要:随着科技的不断发展,集成电路的规模不断增大,芯片的测试与可测 试性的重要性日益凸显。 本文先简要地介绍了超大规模集成电路可测性,接着以 边界扫描技术为着重点, 探讨了边界扫描技术的基本结构和工作过程,最后通过 对 IEEE 1149.1 等标准的分析,介绍了边界扫描技术的未来发展。 关键词:超大规模集成电路,边界扫描技术,测试性设计 1 引言VLSI,即超大规模集成电路,其工业制造随着科技的迅猛发展,已经达到一 个前所未有的高度: 在一个小小的芯片上集聚着上百万甚至是过亿的晶体管,而 在芯片内的时钟脉冲信号的频率也是不断提高,大大超过了 1GHz。 但是,缩小 的体积以及提高的频率带来的问题也接踵而至。 首先,自动测试设备的发展已经 很难跟上芯片发展的脚步。 其次,测试成本也是一项令人头痛的问题。 因此,为 了保证芯片的可靠性,测试是必不可少的,而可测性设计至关重要。 VLSI 可测性设计是通过在电路中增加一些物理结构,使得该设计具有“容易 被测试”的特性,并使其能够实现高质量的制造测试的方法的总称。 可测性设计 的目的, 不仅仅是测试矢量自动生成和故障覆盖率的提高,也不仅仅是为了某种 类型测试设备的需要。 可测性设计的意义在于它以尽可能小的代价获得尽可能高 的测试质量。 2 数字系统的可测性设计可测性是一种使电路容易被测试的特性。 通过可测性度量,一方面可以指导 IC 设计者做可测性设计,另外一方面对测试生成和故障覆盖率分析也有帮助。 可测性设计应有以下的功能:改善电路内部的可测性;增加电路内部模块的 可隔离性; 完成一定的测试任务; 提供的是访问机制; 适应系统测试的需求等等。 数字系统可以简单地看作是数字逻辑电路与嵌入式存储器的组合, 它所面临 的测试问题在于嵌入式存储器、 存储器阴影逻辑和多时钟等。 作为一个自顶向下 的正向设计, 在设计流程的较早阶段,可测性设计的设计者就要考虑上述测试问 题。 常用的数字系统的可测性设计技术室自测技术和扫描设计。 处于板级测试的 需要,在芯片中还可以运用边界扫描技术。 边界扫描设计是 JTAG 组织提出的一 项可测性设计技术。 它由 TAP 控制器、旁路寄存器、ID 寄存器、指令寄存器和 便捷扫描单元等结构组成。 3 边界扫描技术尽 3 4 浅论数字系统测试与可测性设计基础 论文 导读:相应的寄存器,并控制边界扫描测试的各种工作状态。3.1.2指令寄存器IR指令寄存器连在TDI和TDO之间,每一个指令寄存器单元都有一个移位寄存器和一个并行输出的锁存器,移位寄存器保存经指令器传送的指令位,而并行输出的锁存器则保存当前的指令位。JTAG标准规定指令飞卫强制性和可选性指令,或者公用和专用指令。 管测试及可测性射界的方法与概念课扩展到板级或系统级, 但是板级与系 统级的测试不仅是对单个 IC 或模块的测试问题, 还有 IC 之间或 PCB 之间连接的 测试问题。 这种情况下电路测试就更加复杂。 再加上板级测试一般采用带有专用 夹具的测试器通过单个 I/O 脚来完成, 随着板上元器件数量的日益增多及表面贴 片技术的广泛应用,测试的难度也越来越大。 解决这些问题的一个方法就是把扫描路径法扩展到整个板级或系统级, 即为 边界扫描法。 3.1 基本结构在边界扫描设计中,绩点的每个 IO 引脚都接入一个寄存器,这些寄存器串 起来组成一个移位寄存器,即边界扫描通路。 IEEE Std 1149.1 标准要求每个 IC 芯片提供 5 个引脚(其中第五个引脚 TRST 是选用的)让测试器访问边界扫描电 路和其他 DFT 电路。 这五个引脚是:供测试电路用的时钟(TCK) ,测试模式选择 (TMS) , 测试数据输入 (TDI) , 测试数据输出 (TDO) , 可选用的测试复位信号 (T

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档