- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA的多功能数字钟
基于FPGA的多功能数字钟设计
摘要
本设计为一个多功能的数字钟,具有时、分计数显示功能,以24小时循环计数;具有校对功能以及整点报时功能。
本设计采用EDA技术,以硬件描述语言VHDL为系统逻辑描述手段设计文件,在QuartusII工具软件环境下,采用自顶向下的设计方法,由各个基本模块共同构建了一个基于FPGA的数字钟。
系统主芯片采用EP1C3T144C8N,由时钟模块、控制模块、计时模块、数据译码模块、显示以及报时模块组成。经编译和仿真所设计的程序,在可编程逻辑器件上下载验证,本系统能够完成时、分显示,由按键输入进行数字钟的校时功能。
关键词:数字钟;VHDL;FPGA
Abstract
The design for a multi-functional digital clock, with hours and minutes count display to a 24-hour cycle count; have proof functions and the whole point timekeeping function.
The use of EDA design technology, hardware-description language VHDL description logic means for the system design documents, in QuartusII tools environment, a top-down design, by the various modules together build a FPGA-based digital clock.
The main system chips used EP1C3T144C8N, make up of the clock module, control module, time module, data decoding module, display and broadcast module. After compiling the design and simulation procedures, the programmable logic device to download verification, the system can complete the hours and minutes respectively, using keys to modify digital clock.
Keywords : digital clock; VHDL; FPGA
目录
1 绪论 1
1.1 选题背景 1
1.1.1 课题相关技术的发展 2
1.1.2 课题研究的必要性 2
1.2 课题研究的内容 3
2 FPGA简介 4
2.1 FPGA概述 4
2.2 FPGA基本结构 4
2.3 FPGA系统设计流程 7
2.4 FPGA开发编程原理 8
3 数字钟总体设计方案 10
3.1 数字钟的构成 10
3.2 数字钟的工作原理 11
4 单元电路设计 13
5 实验结论与研究展望 32
5.1 实验结论 32
5.2 研究展望 33
致谢 34
参考文献 41
1 绪论
现代社会的标志之一就是信息产品的广泛使用,而且是产品的性能越来越强,复杂程度越来越高,更新步伐越来越快。支撑信息电子产品高速发展的基础就是微电子制造工艺水平的提高和电子产品设计开发技术的发展。前者以微细加工技术为代表,而后者的代表就是电子设计自动化(electronic design automatic,EDA)技术。
本设计采用的VHDL是一种全方位的硬件描述语言,具有极强的描述能力,能支持系统行为级、寄存器传输级和逻辑门级三个不同层次的设计;支持结构、数据流、行为三种描述形式的混合描述、覆盖面广、抽象能力强,因此在实际应用中越来越广泛。ASIC是专用的系统集成电路,是一种带有逻辑处理的加速处理器。而FPGA是特殊的ASIC芯片,与其他的ASIC芯片相比,它具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检测等优点。
在控制系统中,键盘是常用的人机交换接口,当所设置的功能键或数字键按下的时候,系统应该完成该键所设置的功能。因此,键信息输入是与软件结构密切相关的过程。根据键盘的结构不同,采用不同的编码方法。但无论有无编码以及采用什么样的编码,最后都要转换成为相应的键值,以实现按键功能程序的转移。
钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气
您可能关注的文档
- DSMAX教程.doc
- DSP的FIR滤波器课程设计.doc
- DSP的IIR滤波器系统设计.doc
- DSP的FIR线性相位滤波器的设计.doc
- dsMax高级角色建模(二章三节.doc
- DSP的三相SVPWM变频调速系统的设计.doc
- DSP的三相SVPWM变频调速系统的设计4.doc
- DSP的三相异步电动机矢量控制系统的研究.doc
- DSP的光伏并网逆变器研究.doc
- DSP的夜视图像处理.doc
- HB8355-2013(2017) TC4螺纹公差带6E头部2个保险丝孔MJ长螺纹六角头螺栓.pdf
- DB3301T0500-2025 气象灾害防御等级评估规范.pdf
- TCEC- 电力行业用防尘防毒用品效果评价细则.pdf
- SNT2763.6-2014 红土镍矿化学分析方法 第6部分:镍、钙、钛、锰、铜、铬、锌、磷含量的测定 电感耦合等离子体原子发射光谱法.pdf
- HB8321-2013(2017) A286光杆公差带F9MJ螺纹十字槽平头螺栓.pdf
- SNT2206.10-2014 化妆品微生物检验方法 第10部分:金黄色葡萄球菌 PCR法.pdf
- TQCSA9-2025 野生冬虫夏草和人工虫草鉴别技术规程.docx
- JBT11959-2025 机械密封用硬质合金密封环.pdf
- HB8386-2013(2017) GH2132带沉头窝的MJ螺纹十角自锁螺母.pdf
- HJT317-2006 清洁生产标准 造纸工业(漂白碱法蔗渣浆生产工艺).pdf
原创力文档


文档评论(0)