MAX10FPGA器件概述-Altera.PDF

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MAX10FPGA器件概述-Altera

MAX 10 FPGA 器件概述 2016.05.02 M10-OVERVIEW 订阅 反馈 ® MAX 10 器件是单芯片,非易失性,低成本的可编程逻辑器件(PLD),集成了一组优化的系统 组件。 MAX 10 器件的特性如下: • 内部存储的双配置闪存 • 用户闪存 • 即时接通支持 • 集成的模拟到数字转换器(ADC ) • 单芯片 Nios II 软核处理器支持 MAX 10 器件是系统管理,I/O 扩展,通信控制平面,工业,汽车和消费者应用程序的理想解决方 案。 相关链接 MAX 10 FPGA 器件数据表 MAX 10 器件的主要优势 表1: MAX 10 器件的主要优势 优势 支持的特性 简单快速的配置 安全的片上闪存使器件的配置在 10 ms 内完成 灵活性和集成性 • 集成了 PLD 逻辑,RAM ,闪存,数字信号处理 (DSP),ADC ,锁相环(PLL)和 I/O 的单一器件 • 3 mm x 3 mm 的小型封装 低功耗 • 休眠模式—显著地降低了待机功耗,再启动不到 1 ms • 更长的电池寿命—从完全断电中恢复不到 10 ms 20 年使用寿命 采用 TSMC 的 55 nm 嵌入式闪存工艺技术 © 2016 Altera Corporation. All rights reserved. ALTERA, ARRIA, CYCLONE, ENPIRION, MAX, MEGACORE, NIOS, QUARTUS and STRATIX words and logos are trademarks of Altera Corporation and registered in the U.S. Patent and Trademark Office and in other countries. All other words and logos identified as ISO trademarks or service marks are the property of their respective holders as described at /common/legal.html. Altera warrants performance of its semiconductor products to current specifications in accordance with Alteras standard warra

文档评论(0)

xiaozu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档