数电-05 锁存器和触发器-计科.ppt

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电-05 锁存器和触发器-计科

作者:北京化工大学杨丽华 5 锁存器和触发器 5.1 概述 5.2 锁存器 5.2.1-2基本RS锁存器 2、逻辑功能分析 3、特性表(功能表) 3、特性表(功能表) 6、由或非门组成的基本SR锁存器 8、基本RS锁存器的特点 5.2.3逻辑门控RS锁存器——同步触发器 3、特性表 3、关于状态图: 描述次态/输出与现态/输入之间关系的图形。 2、工作原理: TG1导通,TG2断开——输入信号D 送入主锁存器。 TG3断开,TG4导通——从锁存器维持在原来的状态不变。 (1) CP=0时: =1,C=0, Q?跟随D端的状态变化,使Q?=D。 D D (2) CP由0跳变到1 : =0,C=1, 触发器的状态仅仅取决于CP信号上升沿到达前瞬间的D信号 TG3导通,TG4断开——从锁存器Q?的信号送Q端。 TG1断开,TG2导通——输入信号D 不能送入主锁存器。 主锁存器维持原态不变。 D D Q= Q?=D 即:Qn+1=D 上升沿前瞬间的D 典型集成电路双D触发器74HC/HCT74即属于此种结构。内部逻辑图见P218图5.3.3 74HC/HCT74的功能表 L H H ↑ H H H L L ↑ H H Qn+1 D CP H H × × L L H L × × L H L H × × H L Q D CP 输 出 输 入 国标逻辑符号 具有直接置1、直接置0,正边沿触发的D功能触发器 直接(异步)置1、置0端(低电平有效) 正边沿 触发器符号 3、典型集成电路 5.3.2 维持阻塞触发器 1、电路结构 置0维持线 响应输入D和CP信号 根据 确定触发器的状态 三个由与非门构成的SR基本锁存器 置1维持线 置0阻塞线 置1阻塞、 置0维持线 3、逻辑功能: 与前面所讲的CMOS主从D触发器相同,也属于D边沿触发器, CP上升沿触发。 Qn+1=D 典型集成电路有: 74LS74 ——TTL系列双D上升沿触发器 74HC/HCT74 ——CMOS系列双D上升沿触发器 有直接(异步)置0置1端。 低电平有效 国标逻辑符号 2、工作原理(不讲): 正边沿 触发器符号 5.3.3 利用传输延迟的触发器 内部电路和工作原理 :P??~?? 不讲! 属于JK触发器:有两个输入端J、K,但无约束条件 典型集成电路:74F112(实验) ——双JK触发器 真值表 Qn 1 0 Qn 0 0 1 0 0 1 1 1 Qn+1 CP J K 不变 置1 翻转 置0 J、K不同,Qn+1同J 国标逻辑符号 1J 1K S R C1 1Q 1Q CP 1RD 1SD 1J 1K 74F112-1 Qn+1=JQn + KQn 特性方程 负边沿 触发器符号 CP 5.4 触发器的逻辑功能 概述 1、何谓触发器的逻辑功能? 触发器的逻辑功能是指触发器的次态与现态、输入信号之间的逻辑关系。常用触发器逻辑符号: T 触发器 正边沿D 触发器 主从JK 触发器 脉冲 触发 主从 结构 T 触发器 ˊ 负边沿JK 触发器 带置0置1功能的D 触发器 2、注意区分逻辑功能和电路结构的不同概念: 同一逻辑功能的触发器可以用不同的电路结构来实现。例如主从结构D触发器和维持阻塞D触发器。 而用同一基本电路结构,经适当的变换,也可以构成不同逻辑功能的触发器。 ——触发器逻辑功能转换。 例 (1) 各个状态分别用一小圆圈表示 S0 (3) 在连线一侧标注输入/输出(或标注输入=?) D 触发器 1 0 0/0 1/1 0/0 1/1 0 1 1x/1 x1/0 x0/1 0x/0 JK 触发器 Q0n D /Q0n+1 Q0n JK /Q0n+1 ※ X为 任意值 状态图的画法: (2) 用带箭头连线表示电路状态的转换: 箭尾—现态 箭头—次态 5.4.1 D 触发器 1、 功能表 1 1 1 0 0 1 1 1 0 0 0 0 Qn+1 D Qn 2、特性方程 Qn+1 = D 3、状态图 5.4.1-5.4.4 触发器功能小结 3、状态转换图 翻 转 1 0 0 1 1 1 1 1 置 1 1 1 0 1 0 0 1 1 置 0 0 0 0 1 1 1 0 0 状态不变 0 1 0 1 0 0 0 0 说 明 Qn+1 Qn K J 1、功能表 2、特性方程 5.4.2 JK 触发器 J、K不同,Qn+1同J 例5.4.1 设下降沿触发的JK触发器时钟脉冲

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档