2.4++中央处理单元.pptVIP

  • 13
  • 0
  • 约1.45万字
  • 约 61页
  • 2017-10-30 发布于湖北
  • 举报
2.4中央处理单元

2.4 中央处理单元(CPU) CPU是DSP器件的核心部件,它的性能直接关系到DSP器件的性能。 ’C54x的CPU采用了流水线指令执行结构和相应的并行结构设计,使其能在一个指令周期内,高速地完成多项算术运算。 2.4 中央处理单元(CPU) CPU包括下列基本部件: CPU状态和控制寄存器 40位算术逻辑单元(ALU) 40位累加器A和B 桶形移位寄存器 乘法器/加法器单元 比较、选择和存储单元(CSSU) 指数编码器 两个地址发生器 16位暂存寄存器T 一、CPU状态和控制寄存器 TMS320C54x有三个状态和控制寄存器: 状态寄存器ST0 状态寄存器ST1 处理器工作模式状态寄存器PMST 这些寄存器都是存储器映像寄存器,可以很方便地对它们进行如下数据操作: (1)将它们快速地存放到数据存储器; (2)由数据存储器对它们进行加载; (3)用子程序或中断服务程序保存和恢复处理器的状态。 一、CPU状态和控制寄存器 ST0和ST1包括各种工作条件和工作方式的状态, PMST包括存储器配置状态和控制信息。 1.状态寄存器0(ST0)(P40) ST0主要反映处理器的寻址要求和计算机的运行状态。 ST0的结构如下: 2.状态寄存器1 (ST1)(P41) ST1主要反映处理器的寻址要求、计算初始状态的设置、I/O及中断的控制等。 3.工作方式状态寄存器PMST(

文档评论(0)

1亿VIP精品文档

相关文档