- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课题四篮球竞赛秒计时器
长春工业大学
数字电子技术基础课程设计
题 目:篮球竞赛30秒计时器
学 院:电气与电子工程学院
专 业:自动化(过程控制方向)
指导教师:蒲春华
班 级:080301
组 员:谷莹(4号)
马天豪(14号)
王贺(24号)
赵丹(34号)
日 期:2010年7月5日----2010年7月9日
一.设计目的:
1.掌握计时器的设计方法。
2.掌握计时器、译码器的用法。
3.学会设计脉冲发生电路、控制电路、报警电路
二. 设计要求:
确定总体设计方案画出总方框图,明确各单元电路的功能,进行单元电路的设计,画出逻辑图。
选择单元器件确定型号。
画出总逻辑图和装配图,并在实验板上组装电路。
进行电路调试,使其达到设计要求。
写出总结报告。
三.总体设计思想:
发生器,计数器,译码显示电路,辅助时序控制电路和报警器等5个部分构成。其中,计数器和控制电路是系统的主要部分。计数器完成30S计时功能,而控制电路具有直接控制计数器的启动计数,暂停/连续计数,译码显示电路的显示和灭灯功能。为了满足系统的设计要求,在设计控制电路时,应正确处理各个信号之间的时序关系。在操作直接清零开关时,要求计数器清零,数码显示器灭灯。当启动开关闭合时,控制电路应封锁时钟信号CP,同时计数器完成置数功能,译码显示电路显示30S字样;当启动开关断开时,计数器开始计数;当暂停/连续开关拨在暂停位置上时。计数器停止计数,处于保持状态;当暂停/连续开关拨在连续时,计数器继续递减计数。另外,外部操作开关都应采取去抖动措施,以防止机械抖动造成电路工作不稳定。
各单元完成的功能:
1、秒脉冲发生器——产生的信号是电路的时序脉冲和定时标准,但本设计对此信号的要求并不是太高,电路可以采用555集成电路构成。
2、计数器——完成30秒计时的功能。
3、单元译码显示电路——可以用74LS48和共阴极七段LED显示器组成。
4、控制电路——完成计数器的直接清零、启动计数、暂停/继续计数、译码显示电路的显示与灭灯、定时时间到报警等功能。
5、电路报警电路——可以用发光二极管组成。
系统设计框图:1—1
啊啊
四.单元电路的设计:
CMOS型四位二进制同步计数器CC40161功能介绍 本次实验选用CMOS型四位二进制同步计数器CC40161。它的主要功能有:
1) 异步清零:当=0时Q0Q1Q2Q3=0000。
2) 同步置数:当=1,=0时在CP上升沿作用下,Q0Q1Q2Q3=D0D1D2D3。。
3) 计数:=1,=1当使能端ETP=ETT=1时,对CP脉冲实现同步计数。
4) 锁存:当使能端ETP=0或ETT=0时,计数器禁止计数,为锁存状态。
其外引线排列图见图2-47所示,CC40161的功能表详见表2-27。
状态
功能 输入 输出 ETP ETT CP D3 D2 D1 D0 D3 D2 D1 D0 清零 0 × × × × × × × × 0 0 0 0 置数 1 0 × × ↑ D3 D2 D1 D0 D3 D2 D1 D0 计 数 1 1 1 1 ↑ × × × × 计 数 保 持 1 1 0 × × × × × × 保 持 1 1 × 0 × × × × ×
74LS192是同步可逆双时钟计数器,它是十进制计数器,具有“异步清零”和“异步置数”功能,且有进位CO端接到下一级的CP+端,BO端接到下一级的CP端即可。
Vcc D0 R BO CO LD D2 D3
D1 Q1 Q0 CP- CP+ Q2 Q3 GND
74LS48 该器件输入信号为BCD码,输出端为a、b、c、d、e、f、g共七线,另有三条控制线LT、RBI、BI/RBO。LE端为测试端。在BI端接高电平的条件下,当LT=0时,无论输入端A、B、C、D为何值,a~g输出为高电平,使7段显示器显示“8”字型,此功能用于测试器件。RBI端为灭零输入端。在LT=1,BI=1条件下,当输入A、B、C、D=0000时,输出a~g全为低电平,可使共
您可能关注的文档
最近下载
- 2025年贵州省遵义市电梯作业电梯检验员真题及答案 .pdf VIP
- 2025年山东省聊城市电梯作业电梯维修保养(T1)真题及答案 .pdf VIP
- 会议、场馆、展览租赁服务会展公司的账务处理.docx VIP
- Boss Roland逻兰GX-100 吉他效果处理器[中文] GX-100 参数指南 说明书用户手册.pdf
- 2025年云南省保山市电梯作业电梯维修保养(T1)真题及答案 .pdf VIP
- 史上最详细亚马逊运营Listing_指导大全(共200页).pdf VIP
- 2025年江苏省淮安市电梯作业电梯检验员真题及答案.pdf VIP
- 2025年《老年人生活与基础照护实务》课程标准(含课程思政元素).docx VIP
- 2025年四川省绵阳市电梯作业电梯检验员真题及答案.pdf VIP
- 汽车报废拆解有限公司突发环境事件应急预案.pdf
原创力文档


文档评论(0)