MVBC 帧收发器的 FPGA 设计.pdfVIP

  • 16
  • 0
  • 约9.61千字
  • 约 8页
  • 2017-11-05 发布于河北
  • 举报
中国科技论文在线 MVBC 帧收发器的FPGA 设计 刘胜帅,杨福宝** (武汉理工大学信息学院,武汉 430070 ) 5 摘要: MVBC(多功能车辆总线控制器)是MVB 总线上的新一代核心处理器,为在总线上的 各个设备提供通讯接口和通讯服务。MVB 与MVBC 之间数据通信在MVBC 中由帧收发器 来完成,包括帧的发送接收控制、曼彻斯特编解码以及CRC 校验码的产生与数据校验。帧 收发器在MVBC 中起着数据链路层的底层数据处理的作用,是MVBC 芯片的设计难点之一, 该模块的设计实现对于整个MVBC 的开发有着重要的作用。本设计根据FPGA 的设计方法, 10 对MVBC 帧收发器的功能进行了两次细分,然后用Verilog 语言对各个部分进行了建模,并 用XILINX 公司的ISE9.2 软件对各个模块进行了仿真。 关键词:嵌入式;MVB;MVBC;曼彻斯特编解码;crc 中图分类号:TP334 15 Design of mvbc frame transceiver using FPGA Liu Shengshuai, Yang Fubao ( Wuhan University Of Techbology,Wuhan 430070) Abstract: MVBC (multi-purpose vehicle bus controller) is the MVB bus on a new generation of core processors,which provide communications equipment and communications services for the 20 various bus interfaces .Data communication between MVB and MVBC is completed by the frame transceiver, including the frame from sent to receive control, and codec Manchester Checkdigit the CRC generated and data validation. MVBC transceiver in the frame plays a data link layer in the bottom of the role of data processing, chip design is MVBC difficult one, the module design to achieve the development of the entire MVBC plays an important role. The design accrod with 25 FPGA design method.The entire transceiver features two segments, and then use Verilog language on various parts of the modeling, and using the XILINX ISE9.2 software on the various modules Simulation. Key words: Embedded; MVB; MVBC;Manchester code;CRC 30 0 引言 基于分布式控制多功能车辆总线MVB 是用于在列车上设备之间传送和交换数据的标准 通信介质。MVB 总线有如下的一些特点: 1:拓扑结构:MVB 总线的结构遵循OSI 模式,吸取了ISO 的标准。支持最多4095 个 设备,由一个中心总线管理器控制。简单的传感器和智能站共存于同一总线上。 35 2 :数据类型:MVB 总线支

文档评论(0)

1亿VIP精品文档

相关文档