06第06章 DMA技术.pptVIP

  • 7
  • 0
  • 约7.8千字
  • 约 43页
  • 2017-11-17 发布于河南
  • 举报
06第06章 DMA技术

* a) S1:更新高8位地址。AEN,A8-A15 b) S2:① 输出16位地址到RAM,(其它高8位已锁存) ② 发DACK信号寻址I/O设备。 c) S3:读周期。发出MEMR-或IOR-命令。 d) S4:写周期。发IOW-或MEMR-命令。 MEMR-: RAM → I/O设备(I/OW) I/OR: I/O设备 → RAM(MEMW) 在PC例中,用于动态RAM刷新的通道0 0通道:由S1 -S44个周期:840ns 其他: S1 -S3, SW,S4为 1.02μs * 6.4 DMA系统 一、DMAC有效地址的生成 有效地址:是指当DMAC取得总线控制权后,作为系统为主控制器,它如何向存储器和I/O设备发地址信号。 1.如何提供存贮器的地址 (1)DMAC只能提供16位地址: A0~A7(低8位) DB0 ~DB7(高8位) (2)PC/XT地址总线20位: ① DMAC提供16位A0~A15 ②页面地址寄存器4位, A16 ~A19 (3)PC/AT地总24位 ①DM

文档评论(0)

1亿VIP精品文档

相关文档