6两级CMOS运算放大器设计(课件7).pptVIP

  • 50
  • 0
  • 约4.16千字
  • 约 32页
  • 2017-11-17 发布于河南
  • 举报
6两级CMOS运算放大器设计(课件7)

两级CMOS运算放大器设计 西安电子科技大学微电子学院 刘帘曦 两级CMOS运算放大器设计 一、运放的概念、组成与电路结构 二、两级运放的频率补偿 三、两级运放的设计方法 四、两级运放的仿真和测试 五、两级运放的版图设计 一、运放的概念、组成与电路结构 运算放大器(简称运放)是模拟电路和混合信号电路中最主要的电路模块之一。将运算放大器配以各种辅助电路,则可以实现对输入信号的放大、微分、积分、求积、对数等运算功能; 理论上说,运放的差模电压增益为无限大,输入电阻也是无限大,输出电阻为零,但实际的运放的性能只能接近这些值 ; 运放作为一种有足够正向增益的放大器,当加上负反馈时,其闭环转移函数与运放增益无关 ; 两级CMOS运算放大器的提出 差分放大器可以称为一级运算放大器,其电路的增益由输入对管的跨导与输出电阻的乘积来决定,因而一般都无法达到高的增益 ; 共源共栅结构虽然在一定程度上提高了电路增益,但是却限制了电路的输出摆幅 ; CMOS两级运算放大器的基本特性(性能指标) 直流开环增益(DC Open-Loop Gain) 70dB 单位增益带宽(Unit-Gain Bandwidth) 5MHz 相位裕度(Phase Margin) 45 PM 75 失调电压(Offset Voltage)

文档评论(0)

1亿VIP精品文档

相关文档