组合逻辑电路考试考试(附答案).docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组合逻辑电路考试考试(附答案)

例1 指出下图1所示电路的输出逻辑电平是高电平、低电平还 是高阻态。已知图(a)中的门电路都是74系列的TTL门电路,图(b)中的门电路为CC4000系列的CMOS门电路。 图1 解: TTL门电路的输入端悬空时,相当于高电平输入,输入端接有电阻时,其电阻阻值大于1.4K时,该端也相当于高电平,电阻值小于0.8K时,该端才是低电平。而CMOS逻辑门电路,输入端不管是接大电阻还是接小电阻,该端都相当于低电平(即地电位)。所以有如下结论: (a) 为低电平状态;是低电平状态;是高电平状态;输出为高阻状态; (b) 输出为高电平;输出是低电平状态;输出是低电平状态; 例2 图例2所示为用三态门传输数据的示意图,图中n个三态门连到总线BUS,其中D1、D2、…、Dn为数据输入端,EN1、EN2、…、ENn为三态门使能控制端,试说明电路能传输数据的原理。 图例2 解:由三态门电路符号可知,当使能端低电平时,三态门输出为高阻阻态,所以,只要给各三态门的使能端依次为高电平时,则的数据就依次被传输到总线上去。 例3 某功能的逻辑函数表达式为L=∑m(1,3,4,7,12,14,15); (1)试用最少量的“与-非”门实现该函数; (2)试用最少量的“或-非”门实现该函数; 解: (1)设变量为A、B、C、D,用卡诺图化简,结合“1”方格 得: ? ?  (2)卡诺图中结合“0”方格,求最简的“或—与”表达式,得: ? ? ?例4 试用一片八选一数据选择器74LS151实现逻辑函数。 (1) (2) 解:解例基本思路: 选定多路选择器的地址输入变量,列出卡诺图,求出数据输入端的函数关系式; (1) 选定四变量函数中的ABC(A2A1A0)为地址输入,卡诺图为 A2 A1 74LS151(MUX) A0 D0 D1 D2 D3 D4 D5 D6 D7 “1”      画出的电路图为: ? ? (2) 选定多路选择器的地址变量为,由于地址数正好是变量数,所以数据输入端的逻辑关系一定是常量“0”和“1”。画卡诺言图如下: ? 由卡诺图可知: 其电路图为?? A2 A1 74LS151(MUX) A0 D0 D1 D2 D3 D4 D5 D6 D7 “1”     ? ? ? 例5 用双2线-4线译码器74LS139及最少量的“与-非”门实现下列逻辑函数。 解: 把2/4译码器先连接成3/8译码器,然后实现二个逻辑函数,根据二个逻辑函数,连接出电路如图所示: ? ? ? ? ?例6 设X和Y分别为二位二进制数,试用最少量的半加器和与门实现Z= X·Y运算。 解: 由于、是二位的二进制数,,根据直式运算, ?得每位的输出函数如下, 电路图为: ?例7 已知逻辑函数: 试用最简的可编程“与-或”阵列实现之,并画出它的简化逻辑图。

文档评论(0)

phltaotao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档