半导体集成电路6章下.pptVIP

  • 5
  • 0
  • 约4.01千字
  • 约 45页
  • 2017-11-25 发布于湖北
  • 举报
半导体集成电路6章下

半导体集成电路 南京理工大学电光学院 第六章 CMOS基本逻辑电路 CMOS逻辑门电路 CMOS传输门电路 CMOS传输门 CMOS传输门逻辑电路 CMOS双稳态触发器 RS触发器 D触发器 CMOS多米诺逻辑 CMOS施密特触发器 CMOS静态逻辑门的优缺点 CMOS静态逻辑门的特点是输入信号加在栅极上,输出信号由漏极输出。 优点:逻辑简单明了,功耗低。 缺点:随着逻辑的复杂性增加,晶体管数目成倍增加,不利于集成,而且会导致较大的电路延迟。 所以需要传输门逻辑。 CMOS传输门 输入信号可以从栅、源、漏极输入。 单纯的PMOS或NMOS传输门存在阈值电压损失,瞬态特性也不理想。 将两者并联得到CMOS传输门,可以弥补以上缺点。 CMOS传输门的三种工作状态 N管导通区:当VGN-VinVTN,|VGP-Vin||VTP|时,P管截止,N管导通,输入Vin通过N管使负载电容充电,使Vout=Vin。 双管导通区: VGN-VinVTN,|VGP-Vin||VTP|时,双管导通,CL继续被充电,使Vout=Vin。 P管导通区: VGN-VinVTN,|VGP-Vin||VTP|时,N管截止,而P管仍然导通,Vin经过P管继续向CL充电,使Vout=Vin。 或门 通道选择电路 与非门和或非门 异或门和异或非门 双稳态触发器 或非门组成的CMOS RS触发器 逻辑电路、符号与功能表

文档评论(0)

1亿VIP精品文档

相关文档