- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子电路设计训练(数字EDA部分)
2014-2015-2-G02A3050-1电子电路设计训练(数字EDA部分)
实验报告
( 2015 年5 月 20 日)
教学班 学号 姓名 组长 签名 成绩
自动化科学与电气工程学院目 录
目 录 1
实验一、简单组合逻辑和简单时序逻辑 1
1.1 实验任务1——简单组合逻辑 1
1.1.1 实验要求 1
1.1.2 模块的核心逻辑设计 1
1.1.3 测试程序的核心逻辑设计 1
1.1.4 仿真实验关键结果及其解释 2
1.2 实验任务2——简单时序逻辑 3
1.2.1 实验要求 3
1.2.2 模块的核心逻辑设计 3
1.2.3 测试程序的核心逻辑设计 3
1.2.4 仿真实验关键结果及其解释 4
1.3 实验小结 4
实验二、条件语句和always过程块 5
2.1 实验任务1——利用条件语句实现计数分频时序电路 5
2.1.1 实验要求 5
2.1.2 模块的核心逻辑设计 5
2.1.3 测试程序的核心逻辑设计 6
2.1.4 仿真实验关键结果及其解释 7
2.2 实验任务2——用always块实现较复杂的组合逻辑电路 8
2.2.1 实验要求 8
2.2.2 模块的核心逻辑设计 8
2.2.3 测试程序的核心逻辑设计 9
2.2.4 仿真实验关键结果及其解释 10
2.3 实验小结 11
实验三、赋值、函数和任务 12
3.1 实验任务1——阻塞赋值与非阻塞赋值的区别 12
3.1.1 实验要求 12
3.1.2 模块的核心逻辑设计 12
3.1.3 测试程序的核心逻辑设计 13
3.1.4 仿真实验关键结果及其解释 14
3.2 实验任务2——在Verilog HDL中使用函数 16
3.2.1 实验要求 16
3.2.2 模块的核心逻辑设计 16
3.2.3 测试程序的核心逻辑设计 18
3.2.4 仿真实验关键结果及其解释 19
3.3 实验任务3——在Verilog HDL中使用任务 20
3.3.1 实验要求 20
3.3.2 模块的核心逻辑设计 20
3.2.3 测试程序的核心逻辑设计 21
3.2.4 仿真实验关键结果及其解释 22
3.3 实验小结 22
实验四、有限状态机 23
4.1 实验任务1——基于状态机的串行数据检测器 23
4.1.1 实验要求 23
4.1.2 模块的核心逻辑设计 23
4.1.3 测试程序的核心逻辑设计 25
4.1.4 仿真实验关键结果及其解释 26
4.2 实验任务2——楼梯灯 26
4.2.1 实验要求 26
4.2.2 模块的核心逻辑设计 27
4.2.3 测试程序的核心逻辑设计 31
4.2.4 仿真实验关键结果及其解释 32
4.3 实验小结 34
实验一、简单组合逻辑和简单时序逻辑
1.1 实验任务1——简单组合逻辑
1.1.1 实验要求
(1)设计一个两位数据比较器,比较两个数据a和b。若两数据相同,则给出结果1,否则给出结果0。
(2)设计一个字节(8位)的比较器,比较两个字节a[7:0]和b[7:0]的大小。若a大于b,则输出高电平,否则输出低电平。
1.1.2 模块的核心逻辑设计
(1)两位数据比较器
assign equal=(a==b)?1:0; //用连续赋值语句assign对结果equal赋值,a=b时,equal输出为1,否则为0
(2)字节数据比较器
assign res=(ab)?1:0; //用连续语句assign对结果equal赋值,ab时equal输出为1,否则输出为0
1.1.3 测试程序的核心逻辑设计
(1)两位数据比较器
always #50 clock=~clock; //产生周期性跳变的时钟,50个时间单位跳变一次
always@(negedge clock) //always后的语句表示时序控制,每次时钟下降沿时刻产生不同的a和b
begin
a={$random}%2;
b={$random}%2; //每次随机产生a和b
end
initial
begin #100000000 $stop; end //系统任务,暂停仿真以观察波形
(2)字节数据比较器
a={$random}%256;
b={$random}%256; //a和b从0~255共256个数中随机产生,即可生成8位字节数据
1.1.4 仿真实验关键结果及其解释
(1)两位数据比较器
图 1两位数据比较器波形图
如图1所示,a和b相同时equal输出为高电平,否则输出低电平。
(2)字节数据比较器
图 2 字节数据比较器波形图
如图2所示,ab时,res输出高电平,否则res输出低电平。
1.2 实验任务2——简单时序逻辑
1.2.1 实验要求
设计一个分频器,将时钟波形二分
您可能关注的文档
- 海藻寡糖_ADO_增效尿素对小麦的影响.pdf
- 海航投资:北京新生医疗投资管理有限公司审计报告.pdf
- 海绵城市理论在大学校园里的实践与讨论——以赣南师范大学为例.doc
- 海阔天空国兴城二期A14地块地下部分施工施工组织设计1.doc
- 海陆重工:备考合并财务报表审阅报告.doc
- 海陆重工:宁夏江南集成科技有限公司审计报告.doc
- 海陆重工:拟发行股份及支付现金收购宁夏江南集成科技有限公司股权项目资产评估报告.pdf
- 海默科技:拟收购西安思坦仪器股份有限公司股权项目评估报告.pdf
- 淬火温度对H13钢性能的影响论文.ppt
- 淮南市紫云中学教学楼建筑结构设计开题报告.doc
- 2024年秋季新湘教版地理7年级上册全册教学课件.pptx
- 2024年秋季新冀教版英语三年级上册全册课件.pptx
- 统编版语文四年级下册全册课件(2025年).pptx
- 湘少版英语五年级下册全册教学课件(2025年).pptx
- 统编版语文五年级下册全册教学课件(2025年2月修订).ppt
- 统编版语文五年级下册全册教学课件(2025年2月修订).pptx
- 统编版语文五年级下册全册课件(2025年).pptx
- 2024年秋季新北师大版七年级上册数学全册大单元整体设计教学课件(新版教材).ppt
- 2024年秋季新北师大版七年级上册数学全册大单元整体设计课件.ppt
- 2024年秋季新北师大版七年级上册数学全册大单元整体设计课件.pptx
最近下载
- 季度查漏补种登记表.doc VIP
- GB50318-2017 城市排水工程规划规范.pdf VIP
- 2025至2030中国移动视频监控行业市场占有率及投资前景评估规划报告.docx VIP
- 汽车门锁及空调故障.pptx VIP
- 生态环境数据分级管理指南.pdf VIP
- 八省联考2026届高三年级12月检测训练(T8联考)化学试卷(含答案详解).pdf
- 2022春(六下)顺 - 填空题1.docx VIP
- T∕CACM 1319-2019 慢性阻塞性肺疾病中医诊疗指南.docx VIP
- GZ021 化工生产技术赛项(正式赛卷)仿真操作模块方案及评分6.doc VIP
- 金蝶云星空完整版.pdf VIP
原创力文档


文档评论(0)