第14章_触发器和时序逻辑电路.ppt

第14章_触发器和时序逻辑电路

第 14 章 触发器和时序逻辑电路 基础知识 14.1.1 R-S 触发器 14.1.2 主从JK触发器 14.1.4 触发器逻辑功能的转换 14.2.1 数码寄存器 14.2.2 移位寄存器 14.3.1 二进制计数器 四位二进制同步加法计数器级间连接的逻辑关系 例: 分析图示逻辑电路的逻辑功能,说明其用处。 设初始状态为“000”。 2.列写状态转换表,分析其状态转换过程 14.3.2 十进制计数器 逻辑功能及外引线排列 逻辑功能及外引线排列 逻辑功能及外引线排列 14.3.4 环行计数器 14.3.5 环行分配器 §14-5 应用举例 D (DOWN) — 减法脉冲输入端 U(UP) — 加法脉冲输入端 L(LOAD) — 置数端 CO — 进位端 BO — 借位端 C(CLR) — 清零端 74LS192外引线排列图 1 16 8 9 UCC Q2 U Q1 Q0 Q3 地 D1 L BO C CO D 74LS192 D0 D2 D3 74LS192功能表 ? 1 1 0 ? 加 计 数 ? ? 0 0 D0~D3 置 数 1 1 1 0 ? 保 持 1 ? 1 0 ? 减 计 数 ? ? ? 1 ? 清 零 U D LOAD CLR D0~D3 功 能 十进制同步加 / 减计数器 工作原理: Q1 D F1 Q2 D F2 Q3 D F3 Q0 D F0 CP 先将计数器置为Q3 Q2 Q1 Q0=1000 而后每来一个C,其各触发器状态依次右移一位。 即: 1000 0100 0010 0001 环行计数器工作波形 C 1 2 3 4 Q2 Q1 Q0 Q3 环行计数器可作为顺序脉冲发生器。 Q J K Q Q0 F0 Q J K Q Q1 F1 Q J K Q Q2 F2 C Q0 Q1 Q2 K0 = Q2 J0 =Q2 J1 =Q0 J2=Q1 K1 =Q0 K2 =Q1 用D触发器构成三位二进制异步加法器 ? ? 思考 各触发器C应如何连接? 各D触发器已接成T′触发器,即具有计数功能 C 清零 RD Q D Q Q0 F0 Q D Q Q1 F1 Q D Q Q2 F2 2. 同步二进制加法计数器 异步二进制加法计数器线路联接简单。 各触发器是逐级翻转,因而工作速度较慢。 同步计数器:计数脉冲同时接到各位触发器,各触发器状态的变换与计数脉冲同步。 同步计数器由于各触发器同步翻转,因此工作速度快。但接线较复杂。 同步计数器组成原则: 根据翻转条件,确定触发器级间连接方式—找出J、K输入端的联接方式。 二 进 制 数 Q2 Q1 Q0 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 8 0 0 0 脉冲数 (C) 二进制加法计数器状态表 从状态表可看出: 最低位触发器F0每来一个脉冲就翻转一次; F1:当Q0=1时,再来一个脉冲则翻转一次; F2:当Q0=Q1= 1时,再来一个脉冲则翻转一次。 触发器翻转条件 J、K端逻辑表达式 J、K端逻辑表达式 F0 每输入一C翻一次 F1 F2 F3 J0 =K0 =1 Q0 =1 J1 =K1 = Q0 Q0 = Q1 = 1 J2 =K2 = Q1 Q0 Q0 = Q1 = Q2 = 1 J3 =K3= Q1 Q1 Q0 J0 =K0 =1 J1 =K1 = Q0 J2 =K2 = Q1 Q0 J3 =K3 = Q2 Q1 Q0 由J、K端逻辑表达式,可得

文档评论(0)

1亿VIP精品文档

相关文档