第2章 组合逻辑电路简.ppt

第2章 组合逻辑电路简

b=c=f=g=1,a=d=e=0时 c=d=e=f=g=1,a=b=0时 共阴极 2、显示译码器 真值表仅适用于共阴极LED 真值表 a的卡诺图 b的卡诺图 c的卡诺图 d的卡诺图 e的卡诺图 f的卡诺图 g的卡诺图 逻辑表达式 逻辑图 3、集成显示译码器74LS48 引脚排列图 功能表 辅助端功能 译码器的应用 1、用二进制译码器实现逻辑函数 ②画出用二进制译码器和与非门实现这些函数的接线图。 ①写出函数的标准与或表达式,并变换为与非-与非形式。 2、用二进制译码器实现码制变换 十进制码 8421码 十进制码 余3码 十进制码 2421码 3、数码显示电路的动态灭零   状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。实际上译码器就是把一种代码转换为另一种代码的电路。   译码器分二进制译码器、十进制译码器及字符显示译码器,各种译码器的工作原理类似,设计方法也相同。   二进制译码器能产生输入变量的全部最小项,而任一组合逻辑函数总能表示成最小项之和的形式,所以,由二进制译码器加上或门即可实现任何组合逻辑函数。此外,用4线-16线译码器还可实现BCD码到十进制码的变换。 本节小结 1路-4路数据分配器 由地址码决定将输入数据D送给哪1路输出。 真值表 逻辑表达式 地址变量 输入数据 2.5 数据选择器与分配器 串联扩展 TTL电路:最低4位的级联输入端A'B'、 A'B'和A'=B' 必须预先分别预置为0、0、1。 CMOS电路:各级的级联输入端A'B'必须预先预置为1 ,最低4位的级联输入端A'B'和A'=B' 必须预先预置为0、1。 比较器的级联 并联扩展 本节小结   在各种数字系统尤其是在计算机中,经常需要对两个二进制数进行大小判别,然后根据判别结果转向执行某种操作。用来完成两个二进制数的大小比较的逻辑电路称为数值比较器,简称比较器。在数字电路中,数值比较器的输入是要进行比较的两个二进制数,输出是比较的结果。   利用集成数值比较器的级联输入端,很容易构成更多位数的数值比较器。数值比较器的扩展方式有串联和并联两种。扩展时需注意TTL电路与CMOS电路在连接方式上的区别。  用一定位数的二进制数来表示十进制数码、字母、符号等信息称为编码。 用以表示十进制数码、字母、符号等信息的一定位数的二进制数称为代码。 二进制代码 二-十进制代码:用4位二进制数b3b2b1b0来表示十进制数中的 0 ~ 9 十个数码。简称BCD码。 2421码的权值依次为2、4、2、1;余3码由8421码加0011得到;格雷码是一种循环码,其特点是任何相邻的两个码字,仅有一位代码不同,其它位相同。 用四位自然二进制码中的前十个码字来表示十进制数码,因各位的权值依次为8、4、2、1,故称8421 BCD码。 实现编码操作的电路称为编码器。 二进制编码器 1、3位二进制编码器 输入8个互斥的信号输出3位二进制代码 真值表 2.4 编码器和译码器 逻辑表达式 逻辑图 2、3位二进制优先编码器 在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性。 设I7的优先级别最高,I6次之,依此类推,I0最低。 真值表 逻辑表达式 逻辑图 8线-3线优先编码器 如果要求输出、输入均为反变量,则只要在图中的每一个输出端和输入端都加上反相器就可以了。 3、集成3位二进制优先编码器 ST为使能输入端,低电平有效。YS为使能输出端,通常接至低位芯片的端。YS和ST配合可以实现多级编码器之间的优先级别的控制。YEX为扩展输出端,是控制标志。 YEX =0表示是编码输出; YEX =1表示不是编码输出。 集成3位二进制优先编码器74LS148的真值表 输入:逻辑0(低电平)有效 输出:逻辑0(低电平)有效 集成3位二进制优先编码器74LS148的级联 16线-4线优先编码器 二 ~ 十进制编码器 1、8421 BCD码编码器 输入10个互斥的数码 输出4位二进制代码 真值表 逻辑表达式 逻辑图 2、8421 BCD码优先编码器 真值表 逻辑表达式 逻辑图 集成10线-4线优先编码器 本节小结   用二进制代码表示特定对象的过程称为编码;实现编码操作的电路称为编码器。   编码器分二进制编码器和十进制编码器,各种编码器的工作原理类似,设计方法也相同。集成二进制编码器和集成十进制编码器均采用优先编码方案。 把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。 二进制译码器 设二进制译码器的输入端为n个,则输出端为2n个,且对应于输入代码的每一种状态,2n个输出中只有一个为1(或为0),其余全

文档评论(0)

1亿VIP精品文档

相关文档