实验六 QuartusII_软件使用(lzg).pptVIP

  • 51
  • 0
  • 约1.06千字
  • 约 25页
  • 2017-12-02 发布于湖北
  • 举报
实验六 QuartusII_软件使用(lzg)

实验六 Quartus II 软件使用 2.实验内容及步骤 3 实验报告要求 准备报告:同步加法计数器的设计过程 1)用74160实现(八进制) 2)由JK触发器实现(七进制) 总结报告: 1)主要仿真和步骤 2)仿真结果 QUARTUS 的基本操作 1. 新建文件夹 如:E:/jinzhi8 2. 新建工程 File/New project wizard 原理图输入 File/New 选择第二项后单击OK 点击菜单 Processing → Simulator tool → 时序仿真: Simulation mode(Timing) →Simulator input(仿真波形图)→ Start → Report 功能仿真:Simulation mode(Functional) →Simulator input(仿真波形图)→ Generate Functional ... → Start → Report * * 实验六 Quartus II 软件使用 实验时间: 2013.05.23 08:00-22:00 序号:XX 指导教师: 李兆光 1.实验目的 熟悉可编程逻辑器件的设计工具Quartus II 软件的使用。 熟悉FPGA开发实验系统的软件环境,掌握各个菜单和图标的作用和功能。 ⑴ 以74160实现八进制计数器为例,学Quartus II 软件的使用。熟悉输入、编译、仿真等过程。 (2)练习Quartus II 软件的使用,熟悉输入、编译、 仿真等过程。 1)用74160实现同步八进制计数器 2)由JK触发器实现同步七进制加法计数器 单击 Next 单击 Next 单击 Next 单击 Next 单击 Finish 在空白的地方双击弹出Symbol对话框 在此输入器件名称或 在库里找如输入74160 器件引入并连接电路图 存盘并编译 编译时单击此图标 编译成功后进行仿真 仿真步骤: 1.新建波形文件 File/New 单击OK 下图为波形文件界面 在此空白处右键单击出现如下界面 选择此项 可引入节点 选择此项 出现如下界面 单击List 可引入节点 连续单击OK 出现如下界面 编辑输入波形 并存盘即可仿真 * * *

文档评论(0)

1亿VIP精品文档

相关文档