原理图checklist.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
原理图checklist

原理图checklist类别描述检视规则原理图需要进行检视,提交集体检视是需要完成自检,确保没有低级问题。检视规则原理图要和公司团队和可以邀请的专家一起进行检视。检视规则第一次原理图发出进行集体检视后所有的修改点都需要进行记录。检视规则正式版本的原理图在投板前需要经过经理的审判。差分网络原理图中差分线的网络,芯片管脚处的P和N与网络命令的P和N应该一一对应。单网络原理图中所有单网络需要做一一确认。空网络原理图中所有空网络需要做一一确认。网格1、原理图绘制中要确认网格设置是否一致。? ?2、原理图中没有网格最小值设置不一致造成网络未连接的情况。网络属性确认网络是全局属性还是本地属性封装库1、原理图中器件的封装与手册一致。? ?2、原理图器件是否是标准库的symbol。绘制要求原理图中器件的封装与手册一致。指示灯设计默认由电源点亮的指示灯和由MCU点灭的指示灯,便于故障时直观判断电源问题还是MCU问题网口连接器确认网口连接器的开口方向、是否带指示灯以及是否带PoE网口变压器确认变压器选型是否满足需求,比如带PoE按键确认按键型号是直按键还是侧按键电阻上下拉同一网络避免重复上拉或者下拉OD门芯片的OD门或者OC门的输出管脚需要上拉匹配高速信号的始端和末端需要预留串阻三极管三极管电路需要考虑通流能力可测试性在单板的关键电路和芯片附近增加地孔,便于测试连接器防呆连接器选型时需要选择有防呆设计的型号仿真低速时钟信号,一驱动总线接口下挂器件的驱动能力、匹配方式、接口时序必须经过仿真确认,例如MDC/MDIO、IIC、PCI、Local ?bus仿真电路中使用电感、电容使用合适Q值,可以通过仿真。时序确认上电时序是否满足芯片手册和推荐电路要求。时序确认下电时序是否满足芯片手册和推荐电路要求。时序确认复位时序是否满足芯片手册和推荐电路要求。复位开关单板按键开关设计,要防止长按按键,单板挂死问题,建议按键开关设计只产生一段短脉宽低电平。复位设计复位信号设计? ?(1)依据芯片要求进行上下拉? ?(2)确认芯片复位的默认状态? ?(3)Peset信号并联几十PF的电容滤波,优化信号质量。? ?(4)复位信号保证型号完整性。复位所有接口和光模块默认处于复位状态。电平匹配不同电平标准互连,关注电压、输入输出门限、匹配方式。功耗详细审查各个芯片的功耗设计,计算出单板各个电压的最大功耗,选择有一定余量的电源。缓启热插拔电路要进行缓启动设计磁珠小电压大电流(安培级)值电源输出端口的磁珠,需要考虑磁珠压降连接器板间电源连接器通流能力及压降留有预量标识扣板与母板插座网络标识是否一致,前后插卡连机器管脚信号要一一对应。电平匹配一驱多信号要根据仿真结果进行阻抗匹配,确定是否加始端或末端匹配电阻匹配电平原理图设计要关注厂家器件资料的说明,输入输出都会有明确的匹配要求。二级管使用在控制、检测、电源合入等电路中的二极管,必须考虑二极管反向漏电流是否满足设计要求。MOSCMOS器件未使用的输入/输出管脚需按照器件手册要求处理,手册未要求的必须与厂家确认处理方式。温感关键器件尤其的温度要进行监控244/245有上、下拉需要的信号在经过没有输出保持功能的总线驱动器后,需要在总线驱动器的输入、输出端加上下拉。244/245244/245如果不带保持功能,则必须将不用的输入管脚上下拉。时钟晶振管脚直接输出的信号禁止直接1驱多,多个负载会影响信号质量,建议采用1对1的方式。时钟晶体的xt-out和时钟驱动器相连需要0402串阻,阻值选择不能影响单板起震。时钟锁相环电路及参数的选取必须经过专项计算。时钟时钟环路滤波陶瓷电容优选NPO介质电容。时钟确认信号摆幅,jitter等是否超出器件要求。时钟确认时钟器件在中心频率、工作电压、输出电平、占空比、相位等各项指标上能完全满足要求。DDRDDR等存储器接口都要有时钟频率降额设计。DDR对于可靠性要求较高的单板建议在RAM开发中满足ECC设计规则要求。DDRDDR的VTT电源滤波要做到Vtt电阻和绿宝电容的搭配。PHYMDC/MDIO采用一驱多的匹配方式,主器件经过串阻-》上拉电阻-》串阻到从器件,串阻要放置在两端。PHY1对多的控制,PHY需要预留地址信号,用于控制。PHYCAM等芯片功耗根据访问条件和温度,功耗变化较大,设计时要要仔细查询器件手册,明确功耗和厂家芯片的关系。PHY设备有光模块接口是,光模块内部串接10nf电容,链路不需要进行重复设计。散热器选择散热器时,要考虑到散热器的重量和与设备的结合方式。I2C设备通过I2C进行互联时,可以使用芯片内I2C模块,也可以通过I2C模块。电容单板中射频相关部分设计的时候,需要旁路,滤波电容,针对不同的干扰频率要选择不同容值的滤波电容。电容电容并联设计时,要计算或通过仿真分析谐振点,避免可能

文档评论(0)

ctuorn0371 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档