- 4
- 0
- 约6.51千字
- 约 42页
- 2017-12-14 发布于江苏
- 举报
门建模
第5章门级建模 在门级抽象层次上,电路是用表示门的术语来描述的,如用and、nand来描述。 在verilog描述和电路的逻辑图之间存在着一一对应的关系。 5.1门的类型 与门和或门 缓冲器/非门 实例数组 举例 5.1.1与门和或门 and nand or nor xor xnor 门的端口列表中的第一个端口必定是输出端口,其后为输入端口 and a1(out,in1,in2); or a2(out,in1,in2,in3); nand (out,in1,in2,in3,in4); 5.1.2缓冲器/非门 基本缓冲器/非门:buf not buf和not可以具有多个输出端口,但只能具有一个输入端口,这个输入端口必须是实例端口表的最后一个。 举例:buf b1(out1,out2,in); 带控制端的缓冲器/非门:bufif1 bufif0 notfif1 notfif0 举例:bufif1(out,in,ctrl); notfif0(out,in,ctrl); 在某些情况下,例如当一个信号由多个驱动源驱动时,我们可以这样来设计驱动源:让它们的控制信号互相错开,从而避免一条信号线同时被两个源驱动。这时就需
原创力文档

文档评论(0)