基于fpga的高速数据采集控制技术的研究-南京师范大学学报.pdfVIP

基于fpga的高速数据采集控制技术的研究-南京师范大学学报.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的高速数据采集控制技术的研究-南京师范大学学报

第 16卷第4期 南京师范大学学报(工程技术版) Vol16 No4 2016年12月 JOURNAL OF NANJING NORMAL UNIVERSITY(ENGINEERING ANDTECHNOLOGY EDITION) Decꎬ2016 - doi:10.3969/ j.issn.1672 1292.2016.04.003 基于 FPGA的高速数据采集控制技术的研究 徐  霞ꎬ张  强ꎬ罗小彬ꎬ徐寅林 (南京师范大学物理科学与技术学院ꎬ江苏 南京 210023) [摘要]  传统的数据采集一般都是基于CPU控制下的A/ D转换及数据存储技术. 由于受到CPU指令执行时序 的限制ꎬ这种控制模式很难突破1MHz 以上的数据采样速率. 本文介绍一种基于FPGA 的高速A/ D转换、数据采 集、存储控制技术.数据采集系统采用ALTERA公司的FPGA芯片EP4CE6E22C8N为控制器ꎬ产生高速A/ D转换 器及大容量SDRAM存储器工作所需要的控制时序信号ꎬ对采集速率可达 100 MHz 的高速A/ D转换芯片AD9283 - 进行采样控制及快速缓存处理. 整个设计在QuartusⅡ与KeilC 51平台下ꎬ运用Verilog语言及C语言描述软件编 程ꎬ正确实现了AD9283转换的工作时序控制及采样的数据存储处理. [关键词]  高速采样控制ꎬFPGAꎬA/ D转换 - - - [中图分类号]TN79.2  [文献标志码]A  [文章编号]1672 1292(2016)04 0015 07 A Study on High ̄Speed Data Acquisition Control Technology Based on the FPGA XuXiaꎬZhang QiangꎬLuo XiaobinꎬXuYinlin (School of Physics and TechnologyꎬNanjing Normal UniversityꎬNanjing210023ꎬChina) Abstract:ThetraditionaldataacquisitionaregenerallybasedonCPUunderthecontrolof A/ Dconversionanddatastor ̄ age technology. Due to the limitation of CPU instruction execution time seriesꎬthis kind of control mode is difficult to break throughtheabove 1MHz datasamplingrate.Thispaper introducesakindof high ̄speedA/ Dconversionbasedon FPGAꎬdata acquisitionꎬstorage control technology. The data acquisition system adopts FPGA chip EP4CE6E22C8N of ALTERA company as the controllerꎬto produce high ̄speed A/ D converter and the large capacity SDRAM memory work required sequence control signalꎬthecollectedrateof upto 100 MHzhigh speedA

文档评论(0)

laolao123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档