- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA设计—电子钟设计
1 引言(或绪论)
1.1 EDA课程设计的目的
训练综合运用学过的数字电子、可编程逻辑器件等基本知识,培养独立设计比较复杂的数字逻辑的能力。
通过课程设计,力争掌握使用EDA(电子设计自动化)工具设计数字逻辑的方法,包括设计输入、编译、软件仿真、下载和硬件仿真等全过程,为以后进行工程实际问题的研究打下设计基础。
1.2 EDA课程设计使用的软硬件平台
设计工作建立在硬件和软件两个平台的基础上。硬件平台是实验室提供的MCU/CPLD开发实验仪。实验仪上的可编程逻辑器件可保证在一片芯片上设计出题目要求的数字电路。软件平台是ALTERA公司的MAX+PLUSII。
1.3 EDA课程设计的基本方法
采用可编程逻辑器件进行设计,在微机上进行原理图或程序的输入、编译和软件仿真,满足设计要求后,再进行下载和硬件实验。如硬件实验结果不满足要求,需要修改设计,直到满足要求为止。
2 EDA设计任务书
设计一个时钟,从0时0分0秒计时到9时59分59秒,时间在5个七段LED数码管上显示,并且这个电子钟还具有校时功能和清零功能。用MAX+PLUSII设计相关电路,并进行相关的仿真,并下载到实验板上演示现象,若现象不满足预期的效果,对电路进行调试,直到满足预期的现象,实现上述功能。
系统设计方案论证
3.1 系统设计的总体思路
实验板上晶振的频率为1MHz,而时钟的秒位计数器需要1Hz的信号触发它计数,因此需要对实验板上晶振提供的1MHz的信号进行1000000分频得到1Hz的信号。秒的个位计数用十进制计数器(74162)计数,由1Hz的信号触发计数;秒的十位计数用六进制计数器(自行设计封装)计数,由秒各位计数器的进位信号触发计数;分的个位由十进制计数器计数,由秒十位计数器的进位信号触发计数;分的十位由六进制计数器计数,由分个位计数器的进位信号触发计数;时位由十进制计数器计数,由分十位计数器的进位信号触发计数。用计数电路、译码选通电路、七段译码电路、与门和或门,可实现在某一时刻只有一个数码显示管显示相关的数字,其他是不亮的,按一定规律循环地显示每一位上的数码,这个循环频率很高,以至于人眼在某一时刻感觉所有位上的数码管都在发光,这就实现了时钟每一位的显示功能。利用与门、或门和非门的基本特性,可实现时分、秒、位上的校时功能。而清零功能的实现需要巧妙的解决好每一个计数器上时钟同步的问题,也是巧妙的用到与门、或门和非门的基本特性实现的。
系统的功能框图
3.2.1 走时显示电路
图1 走时显示电路
3.2.1 校时清零电路
图2 校时清零电路
4 各功能化模块的设计
4.1 分频电路的设计
74162是模十的计数器,可对信号进行十分频,信号从74162的时钟端输入,从74162的进位端输出的信号就是输入信号的经十分频后的信号,因此N个74162按上述方式级联即实现了对输入信号的10N的分频。由此制成一千分频和一百分频电路。
图3 一千分频和一百分频封装电路
图4 一千分频电路原理图
因此1MHz的信号经过1000000分频(1MHz的信号经过两个一千分频电路)得到1Hz的信号,1MHz的信号经过100000分频(1MHz的信号经过一个一千分频电路和一个一百分频电路)得到1Hz的信号,1MHz的信号经过1000分频(1MHz的信号经过一个一千分频电路)得到1kHz的信号,因此分频电路与那里图如下。
图5 分频电路原理图
分频电路完成电路对高频信号的分频,应作为一个功能化模块进行封装,它实现了将1MHz的信号,转换为1Hz,1kHz和10Hz的信号的功能,封装图如下。
图6 分频电封装图
4.2 秒位计时电路的设计
实验板上的晶振发出1MHz的信号,此信号经1000000分频得到1Hz的信号,这个信号可以触发秒的个位计数,秒的个位可用一个74162计数器来计时。秒个位计数器的进位输出信号可以触发秒十位计数,秒的十位应该是一个六进制计数器,用74162的反馈清零法制成模六的计数器,也就是当74162计数到“5”时,反馈回路出现一个很窄的负脉冲,这个负脉冲将74162的计数状态又清除成“0”,这就实现了模六的计数功能,同时反馈回路上的信号也提供模六计数器的进位信号,即秒十位向分个位的进位信号。
图7 六进制计数器封装图
图8 六进制计数器电路原理图
图9 六进制计数器电路原理图
4.3 分位计时电路的设计
分个位的计数器由74162组成,它由秒十位的进位信号触发计数,而分十位也是由74162经反馈清零法设计成的,原理同上述秒十位计数器,它由秒个位计数器的进位信号触发计数,秒十位计数器本身的进位信号触发时个位计数器计数,原理图和级联方式与上述秒位计时电路类似,这里不再赘述。
4.4 时位计时电路的设计
时个位的计数器由74162组成,它由
您可能关注的文档
最近下载
- 关于印发《关于推动中央企业加快司库体系建设进一步加强资金管理的意见》的通知.docx VIP
- 转炉和阳极炉讲解.ppt VIP
- 往届二外小升初分班数学测试卷(有答案).pdf VIP
- 2025年全国中小学校党组织书记网络培训示范班在线考试题库及答案.pdf VIP
- 《水利水电工程施工监理规范sl288-2014表格》2016年1月更新.docx VIP
- 线路题库维护考试题库汇总.docx VIP
- 轮毂设计验证计划和报告(DVP&R).xls VIP
- 2025年国家低压电工作业证理论考试题库(含答案).pdf
- 新版GMP口服固体制剂多品种共线生产风险评估报告.pdf VIP
- 重庆某220kv变电站工程施工组织设计(精品).doc VIP
文档评论(0)