中兴电路设计规范.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中兴电路设计规范

中兴电路设计规范 本文由fanzzu贡献 pdf文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。 内部公开▲ CDMA 事业部设计开发部 电路设计规范 版本:2.0 修订日期:2005 年 11 月 中兴通讯股份有限公司 本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 1 / 74 页 内部公开▲ 版本变更说明 版本号 1.0 2.0 变更日期 2003.11 2005.11 变更内容简述 《Schematic Checklist》初稿 重新整理编撰 备注 本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 2 / 74 页 内部公开▲ 关于本文档 中兴通讯股份有限公司 CDMA 事业部设计开发部《电路设计规范》 (以下简称《规范》 )为原理图 设计规范文档。本文档规定和推荐了 CDMA 设计开发部在原理图设计中需要注意的一些事项,目的是 使设计规范化,并通过将???验固化为规范的方式,避免设计过程中错误的发生,最终提高产品质量。 使用方法 《规范》制图部分以 Cadence 平台 Concept HDL 原理图工具为依据,但其大部分内容不局限于该 工具的约束。 《规范》总体上由检查条目、详细说明、附录 3 部分构成。 “检查条目”部分浓缩了各种规范条款 和经验,以简明扼要的形式加以描述。对部分条目内容,在“详细说明”部分进行了解释和举例,通过 Ctrl – 左键点击可以跟踪到相应位置。建议在阅读条目的同时,对详细说明进行阅读,理解检查项的意 义,并主动避免异常出现。 《规范》中检查项共有三种等级: “规定”“推荐”和“提示” , 。 标记为“规定”的条目在设计中必须遵守,如果因为设计实际需要不能遵守其中某些条款,则必须 进行说明并经过评审确认。说明文档同原理图评审异常记录、原理图一同基线。 标记为“推荐”的条目为根据一般情况推荐遵守的内容。建议开发工程师在设计时阅读推荐该部分 的内容和说明,根据实际设计情况选择恰当的设计实现。 标记为 “提示” 的条目, 一般是难以从原理图角度检查的问题和很难有结论的问题, 不做规范约束, 提醒开发工程师在设计中注意相关问题,避免出错。 《规范》只能涵盖硬件原理图设计中已知的常见问题,所以在开发过程和评审/走查过程中不排除 《规范》之外的设计异常,开发/评审人员应该根据经验对这些问题进行处理。 在开发过程中使用 硬件开发工程师必须了解《规范》的内容并在开发中遵循《规范》的指导,在设计完成之后要进行 自查。 在同行评审/走查过程中使用 规范的检查条目部分抽出单独成为《原理图检查单》 ,评审人员必须了解《规范》并按照《检查单》 的每一条目对原理图进行检查。 培训中使用 《规范》中包含了大量设计开发部积累的硬件开发知识和经验,可以作为学习使用。硬件工程师可 以学习并掌握检查条目的内容以及对条目的详细说明,学习部门经验。 修订 本文档在编写和积累过程中不可避免的有疏漏和错误之处, 同时产品开发、 归档的规范也可能发生 变化。如果发现本文档中有错误、遗漏、不可实施等各类问题, 应在 ClearQuest 上直接提出故障项(提 变更库中提文档故障,选择 3G 硬件平台) ,跟踪解决。 本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 3 / 74 页 内部公开▲ 目 录 第一部分 检查条目…… 5 1. 原理图制图规范…… 5 2. 电路设计…… 7 2.1 通用要求…… 7 2.2 逻辑器件应用 …… 8 2.3 时钟设计…… 9 2.4 保护器件应用 …… 9 2.5 可编程逻辑器件 …… 9 2.6 电源设计…… 9 2.7 其他应用经验 …… 9 3. 可靠性设计…… 9 4. 信号完整性/电源完整性设计…… 9 5. 系统相关设计…… 9 6. 可生产性设计…… 9 7. 可测试性设计…… 9 7.1 JTAG …… 9 7.2 测试点…… 9 7.3 电路可测试性 …… 9 7.4 系统可测试性 …… 9 第二部分 详细说明…… 9 1. 原理图制图规范…… 9 2. 电路设计…… 9 2.1 通用要求…… 9 2.2 逻辑器件应用 …… 9 2.3 时钟设计…… 9 2.4 保护器件应用 …… 9 2.5 可编程逻辑器件 …… 9 2.6 电源设计…… 9 2.7 其他应用经验 …… 9 3. 可靠性设计…… 9 4. 信号完整性/电源完整性设计…… 9 5. 系

文档评论(0)

htfyzc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档