基于FPGA的GPS时标模块设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四川省电子学会半导体与集成技术专委会2008年度学术年会论文集 2008年t2月 基于FPGA的GPS时标模块设计 史磊,张怀武 (电子薄膜与集成器件国家重点实验室成都610054) 摘 要:鉴于时标在电子通信系统的需求,本文提出了一种基于FPGA的GPS时标模块设计方案,为通信系统提供同步 时钟。实现高精度同步时间信号输出,并给出了详细的设计过程以及时序仿真结果. 关键词:GPSFPGA时标同步 FPGA—BasedGPSTimeScale Design Huai—Wll Shi.Lei。Zhang Electronic砌加Film (StateKeyLaboratory 610054) ABSTRACT:Thisthesis aFPGA-basedGPStimescaleextraction in scheme。Giventhetime proposed design thedemandforcommunicationmoduleachieves time thedetail system.The synchronization。and highlyprecision andsimulationresultswere design presented. Keywords:GPS FPGATimeScale Synchronization 1引言 随着现代电子通信的发展,工程和科学领域 对同步时钟的应用越来越多,要求也越来越严 格。卫星授时能实现发播信号的大面积覆盖且精 度高,已成为远距离时间同步的最佳方法。全球 图l GPS时标模块框图 定位系统(GPS)是美国于1994年全而建成并运行 的新一代卫星导航系统,由于精度高、使用经济 其工作过程:GPS接收机输出的串口数据和 简单等特点,目前广泛应用于电力、通信等领域 秒脉冲信号送入FPGA,解码后取得标准的时间 作为定位和授时系统。一般OPS接收机输出两 信息并进行相应运算,利用秒脉冲产生DSP中断 种时间信号:(1)时间间隔为ls的秒脉冲信号 请求信号,把取得的时间信息传送给DSP,也可 (PPS),其脉冲前沿与国际标准时间的同步误差不通过FPGA重新配置GPS。 超过lUS:(2)经串行口输出的与PPS脉冲前沿相 对应的国际标准时间和日期代码。本文采用基于 串口输出同步时间信息和定位等其他信息, FPGA的GPS同步时钟设计,实现了高精度时间 ASC II码格式,CMOS电平,数据每秒更新一次; 信号和秒脉冲的输出。 同时输出上升沿与GPS秒同步的PPS信号,精度±

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档