三维密码开关 电子工程系专业毕业设计 毕业论文.doc

三维密码开关 电子工程系专业毕业设计 毕业论文.doc

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
三维密码开关 电子工程系专业毕业设计 毕业论文

东 莞 理 工 学 院 专 科 毕 业 设 计 毕业设计题目:三维密码开关 学生姓名:徐前智 学 号:200631307213 系 别:电子工程系 专业班级:06电子信息工程技术2班 指导教师姓名及职称:杨杰 副教授 起止时间:2009年2月—— 2009年6月 摘要 设计了一套三维电子密码开关设备,利用电路的高低电平使EN555电路工作在不同的状态来控制开关的开与断,只要是用来做成数字密码锁,在现实生活中经常可以看到和用到。由于该电路设计比较简单,成本低,功能强大,防盗极高等,在一些要求保密防盗性比较高的系统和设备都需要用到。 本文的电子密码开关利用数字逻辑电路,核心部件是十进制计数/分频器CD4017 目录 1.引言..................................................................................2 2.主要元器件的有关资料……………………………..…2 2.1 十进制计数/分频器CD4017 …………………………………………………………………...…4 2.3继电器 ……………………………………………….8 3.总体方案设计………………………………………..…8 3.1设计思路………………………………………………8 3.2总体方框图……………………………………….……9 3.3设计原理分析…………………………………………..9 4.设计过程和调试………………………………….……10 4.1操作限时控制开关电路………………………….……10 4.2伪码和封锁电路………………………………………11 4.3操作顺序加次数控制电路、开关控制电路………..……12 5.总结 ……………………………………………………14 附录…………………………………………………………14 参考文献……………………………………………………16 致谢…………………………………………………………16 1.引言 随着人们生活水平的提高,如何实现家庭防盗这一问题也变得尤其的突出,大到大公司、大集团等对防盗保密安全这一问题更为重视,防盗保密性对每个国家来说更是一个首要的要加强巩固的问题。在现代科学技术发展的同时,防盗保密也不断地发展越来越先进,传统的机械锁由于其构造的简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的亲昵。 设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以十进制计数器CD4017构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。 ??2.主要元器件的有关资料 2.3 十进制计数/分频器CD4017cd4017是常用的coms十进制计数器芯片,常用在各种数字电路中的记数脉冲等功能电路中,应用十分的广泛. CD4017的引脚图和原理 十进制计数/分频器CD4017,其内部由计数器及译码器两部分组成,由译码输出实现对脉冲信号的分配,整个输出时序就是O0、O1、O2、…、O9依次出现与时钟同步的高电平,宽度等于时钟周期。 CD4017有10个输出端(O0~O9)和1个进位输出端~O5-9。每输入10个计数脉冲,~O5-9就可得到1个进位正脉冲,该进位输出信号可作为下一级的时钟信号。 CD4017有3个输(MR、CP0和~CP1),MR为清零端,当在MR端上加高电平或正脉冲时其输出O0为高电平,其余输出端(O1~O9)均为低电平。CP0和~CPl是2个时钟输入端,若要用上升沿来计数,则信号由CP0端输入;若要用下降沿来计数,则信号由~CPl端输入。设置2个时钟输入端,级联时比较方便,可驱动更多二极管发光。 由此可见,当CD4017有连续脉冲输入时,其对应的输出端依次变为高电平状态,故可直接用作顺序脉冲发生器。 引出端功能符号CO:进位脉冲输渊CP:时钟输入端CR:清除端INH:禁止端Q0-Q9 计数脉冲输出端VDD:正电源VSS:地真值表输入输出CP INH CR Q0-Q9 CO × × H Q0 ↑ L L H ↓ L 计数计数脉冲为Q0-Q4时:CO=HL × L ↓ × L × ↑ L 保持为Q5-Q9时:CO=L 〈cd4017管脚图〉 2.3.2 cd4017管脚功能介绍cd4017引脚功能:芯片有10个译码输出Q0~Q9;MR为清零端,CP0和~CPl是2个时钟输入端,三个输出端的控制. 0Y1Y2Y。每个译码输出一般处于低电平,且在时钟脉冲由低到高的上升沿输出高电平;每个高电平输出维持1个时钟周期;每输入10个时钟脉冲,输出一个进位脉冲,因而进位输出信号可作为下一级计数器的时钟信号.在清零输入端(R)加高电平或正脉

您可能关注的文档

文档评论(0)

ctuorn0371 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档