集成电路CAD逻辑模拟.pptVIP

  • 14
  • 0
  • 约1万字
  • 约 84页
  • 2017-12-27 发布于河南
  • 举报
集成电路CAD逻辑模拟

集成电路CAD逻辑模拟 §1.逻辑模拟原理 逻辑模拟是在计算机上建立数字电路模型并使该模型运行的一种过程,这里“运行”的意思是针对某一外加的输入序列激励,计算模型电路中随时间变化的各个响应的信号值。 逻辑模拟的主要用途 ①评价新的设计。逻辑设计者首要的任务是检验逻辑的正确性,在满足逻辑功能的基础上,根据时间关系、信号传播特性或通过模拟获得有关电路的竞争、冒险和电路振荡条件的资料。 ②分析故障。用一个给定的测试序列分析可监测的故障,包括在规定的故障条件下的电路工作特性,以及对于给定的测试序列可获得怎样的故障分辨率等等。 冒险 对于单个逻辑信号,由于延迟的原因,组合电路可能产生瞬态错误或尖峰脉冲,称为冒险。 竞争 对于多路信号,在若干信号同时改变时会引起竞争。在竞争的条件下,电路的动作取决于信号变化的实际次序。 三种十六进制码的比较 逻辑模拟的分级 逻辑模拟可分为三级:“门”级;“功能”级和“寄存器”级。 门级模拟与功能级模拟主要用于检查逻辑设计的正确性和故障分析;寄存器级模拟主要用于检查指令操作时间表。 门级模拟 门级模拟的基本部件包含与门、或门、非门、与非门及或非门等,门级模拟也包含一些触发器等基本寄存部件,是数字电路中最低一级的逻辑元件的模拟。门级模拟一般在逻辑设计基本完成以后进行,主要目的是检查逻辑和时序的正确性。 功能级模拟 功能级模拟允许一些功能块作为模拟的基

文档评论(0)

1亿VIP精品文档

相关文档