- 90
- 0
- 约7.39千字
- 约 20页
- 2017-12-30 发布于湖北
- 举报
格雷码余三码BCD码
目 录
第一章 绪 论 1
1.1 设计的目的 1
1.2 设计的基本内容 2
1.2.1 BCD码转换成余三码 2
1.2.2 BCD码转换为格雷码 2
第二章 EDA、VHDL简介 3
2.1 EDA简介 3
2.2 VHDL 3
2.2.1 VHDL的简介 3
2.2.2 VHDL语言的特点 4
2.2.3 VHDL的设计流程 4
第三章 总体设计 5
3.1 设计规划 5
3.2 各模块设计程序及原理 5
3.2.1 BCD码转换成余三码 5
3.2.2 BCD码转换成格雷码 7
3.2.3 整体电路框图及主程序 9
第四章 系统仿真 10
4.1 BCD码转换为余三码仿真及分析 10
4.2 BCD码转换为格雷码仿真及分析 10
4.3 整体仿真验证 11
结论及辞谢 12
附 录 13
附录一:主程序 13
附录二:参考文献 18
第一章 绪 论
随着计算机科学与技术突飞猛进地发展,用数字电路进行信号处理的优势也更加突出,自20世纪70年代开始,这种用数字电路处理模拟信号的所谓“数字化”浪潮已经席卷了电子技术几乎所有的应用领域。
BCD码这种编码形式利用了四个位元来储存一个十进制的数码,使二进制和十进制之间的转换得以快捷的进行。这种编码技巧最常用于会计系统的设计里,因为会计制度经常需要对很长的数字串作准确的计算。相对于一般的浮点式记数法,采用BCD码,既可保存数值
原创力文档

文档评论(0)