- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程设计--三位乘法器的设计
创建一个新的文本文件。启动MAX+PLUS II,选择菜单命令File│new,弹出new对话框,如图所示。选中Text Editor file单选按钮,再单击OK按钮,打开文本编辑窗口。(2)选择菜单命令File│save As,弹出save As对话框,如图所示。在FileName文本框中输入文件名xxxxx,并选择好文件的保存目录。(注意文件的保存目录字符不能包含中文字符,保存的文件名必须与设计实体名一致,并且选 择.vhd)二、输入设计项目并将其设为当前项目 (1)根据设计思路和预备知识,在文本编辑窗口设计三位乘法的VHDL代码并实时保存。代码如下,Library ieee;Use ieee.std_logic_1164.all;Use ieee.std_logic_unsigned.allEneity mu13 isPore (a.b:instd_logic_vector(2 downto 0)Y:outstd_logic_vector(5 downto 0));End mu13Arch1 tecturebenave of mu13 isSignal temp1:std_logic_vector(2 down to 0);Signa2 temp1:std_logic_vector(3 down to 0);Signa3 temp1:std_logic_vector(4 down to 0);BeginTemp1=a when b(0)=’1’else “000”;Temp2=(a’0’)when b(1)=’1’ else “0000”;Temp3=(a’00’)when b(2)=’1’else “00000”;End behave;(2) 选择菜单命令File│projectset│projiect to current File,将当前的设计文件指定为当前项目。(3) 保存文件并检查错误。选择File│projectset│savecheck,保存文件并检查设计输入中的错误。三、项目编译(1)选择目标器件。选择菜单命令Assign│Device,弹出对Device话框,选择对话框的Device Family下拉列表框中的目标器件(这里选择EPM7128LSC_84_10)单击OK按钮,完成目标器件的选择。(2)编译。选择菜单命令MAX+PLUS II│Compiler弹出Compiler窗口,单击按钮进行编译,如果编译中发现有错误发生,则需排除错误后重新编译。时序仿真项目编译完成后,接下来进行仿真,检验系统的逻辑是否争取。(1)创建波形文件。选择菜单命令File│New,弹出对话框,选中Waveform editer file单选按钮。然后单击OK按钮。打开波形编辑窗口。 (2)输入信号节点。单选菜单命令File│Enter Node form SNF,弹出Enter Node form SNF对话框,单击按钮,这是左列表中列出设计中所以信号节点,选中需观察的节点,单击“=》”按钮。需观察的节点就选到了右列表中,然后单击OK按钮.(3)设置仿真时间。选择菜单命令File│Eed Time…,在弹出的对话框中设置适当的仿真时间(本项目取默认1us)(4)编译输入节点波形。并保存。(5)运行仿真。选择菜单命令MAX+PLUS II│simulator,对设计进行仿真,判断仿真结果是否符合设计要求。仿真结果表明设计是正确的。四、引脚锁定选择菜单命令File|FloorplanEditer进行引脚的分配。五、编程下载。 完成以上各步后,即可执行MAX+PLUS II|programmer,将设计实体下载到目标芯片上。选择菜单命令下Options |Hardwware setup, 弹出以上对话框,在Hardware type 列表中选择ByteBlaster方式,设置完成后,单击program按钮完成下载。
文档评论(0)